
CS4341
4.6.2
掉电
为了防止瞬变在电源关闭后,该设备必须先使进入掉电状态
RST或设置PDN位。当这种情况发生时,音频输出不再与内部输出缓冲器
从AOUTL和AOUTR断开。在其位,一个软启动电流接收器取代
这使得隔直流电容缓慢放电。一旦这个电荷消散,
电源装置可以被关闭,系统处于准备进行下一次上电。
4.6.3
放电时间
为了防止在下次电源接通音频瞬变,有必要确保直流阻挡
电容在接通电源或退出断电前的状态已经完全放电。如果
不,会发生一过当音频输出初始电压钳位至AGND 。的时间,即
设备必须保持在关断状态是关系到隔直流电容的值。
例如,用一个3.3 μF的电容,最小关断时间将约为
0.4秒。
4.7
静音控制
静音控制引脚变为中电初始化高,复位,静音(见6.2.1和6.5.1 )
或者如果MCLK到LRCK比不正确。该引脚旨在被用作控制外部静音
电路,以防止杂音可以发生在任何单端单电源系统。
使用的静音控制功能的不强制但建议用于要求绝对的设计
最小外来杂音。另外,使用的静音控制功能可以使系统
设计者实现空闲信道噪声/信号与噪声的比值这是仅由外部的静音
电路。看到CDB4341数据手册建议的静音电路。
4.8
接地和电源安排
与任何高分辨率转换器,该CS4341需要认真注意电源和地面
荷兰国际集团的安排,如果它的潜在的性能是可以实现的。图16显示了电源推荐
安排, VA连接到一个干净的电源。如果地平面数字地之间的分裂
和模拟地, REF_GND & AGND应该连接到模拟地平面。
去耦电容应尽量靠近到DAC成为可能,与低价值的陶瓷电容
作为最接近。为了进一步最小化阻抗,这些电容应位于同一层上
作为DAC 。
所有的信号,特别是钟表,应保持远离FILT +和VQ引脚,以避免不必要的
耦合到所述调制器。在FILT +和VQ去耦电容,特别是0.1 μF ,必须
定位以最小化从FILT +和REF_GND (以及VQ和REF_GND )的电通路,并且
也应该位于相同的层中的DAC上。该CDB4341评估板演示
最佳布局和电源布置。
4.9
控制端口接口
控制端口是用来加载所有内部寄存器的设置(见第6节) 。该控制的动作
端口可以是完全异步的音频采样率。然而,为了避免潜在的干扰
ENCE问题,控制端口引脚应保持不变,如果需要任何操作。
控制端口工作在两种模式中的一种: IC或SPI 。
注: MCLK必须全部IC通信过程中被应用。
20
DS298F5