
APEX 20K可编程逻辑器件系列数据手册
ESB产品可以实现同步RAM,这是更容易使用比
异步RAM 。使用异步RAM必须产生一个电路
在RAM写使能(WE )信号,同时保证其数据和地址
信号满足建立和保持相对时间规范
WE
信号。
与此相反, ESB的同步RAM产生它自己的
WE
信号
是自定时的,相对于所述全局时钟。使用ESB的自我电路
定时RAM只能满足建立和保持时间规范
全局时钟。
ESB的输入由相邻的局部互连驱动的,这反过来又可以
由MegaLAB或FastTrack网络互连驱动。因为ESB可以
由局部互连驱动的,相邻的LE可以直接驱动它
快速内存访问。 ESB输出驱动MegaLAB和FastTrack网络
互连。此外, 10 ESB输出,其中9个是唯一的
输出线,推动本地互连的快速连接到相邻
个LE或快速反馈乘积项逻辑。
当执行存储器中,每个ESB可以在任何配置
以下尺寸: 128
×
16, 256
×
8, 512
×
4, 1,024
×
2 ,或2048
×
1.
结合多个ESB产品, Quartus II软件实现更大
自动内存块。例如, 2 128
×
16 RAM块可以
组合以形成一个128
×
32块RAM ,以及两个512
×
4 RAM块
可以被组合以形成一个512
×
8 RAM块。内存性能不
不会降低对内存块最多2048字深。每个ESB可以
实施2048字深刻的记忆;在ESB的并行使用,
无需任何外部的控制逻辑和其相关联的
延误。
创建多于2048字深高速存储器块,
ESB的驱动三态线。每一个三态线连接所有的ESB在列
MegaLAB结构,并驱动MegaLAB互连和行
并在整个列列的FastTrack互连。每个ESB
包括一个可编程的解码器,以激活三态驱动器
适当。例如,实施8,192个字,深刻的记忆,四
ESB产品的使用。十一地址线驱动ESB存储器,和两个
驱动三态解码器。根据这2048单词记忆上
页被选中时,相应的ESB驱动导通,驱动
输出三态线。在Quartus II软件自动
ESB的结合与三态线,形成更深的内存块。该
内部三态控制逻辑设计,以避免内部竞争和
浮线。看
图18 。
30
Altera公司。