
CC1110Fx / CC1111Fx
信息页( 1 KB ),其中包含了
闪存锁定位。锁保护位
写为一个正常的闪存写入到
FWDATA
但
调试接口需要选择闪存
信息第一页,而不是闪存
主页。信息页面中选择
通过调试配置是
只有通过调试接口写入。该
Flash控制器(见第13.3节)来
写和擦除闪存主要内容
内存。
当CPU读取闪存的指令
存储器,它提取通过下一个指令
一个高速缓冲存储器。设置的指令高速缓存
主要通过降低功耗
减少的时间闪速存储器的量
本身进行访问。使用该指令的
缓存
五月
be
残
同
该
MEMCTR.CACHDIS
寄存器位,但这样做
会增加功耗。
11.2.3.3
特殊功能寄存器
特殊功能寄存器( SFR)的控制
数的8051 CPU内核的特征
和/或外围设备。许多8051的核心
SFR是相同的标准8051特殊功能寄存器。
但是,也有附加的SFR即
控制功能,这些功能不可用的
标准8051附加SFR用于
与外围单元和RF接口
收发器。
表30显示了地址,所有SFR中
CC1110Fx/CC1111Fx
。 8051内部特殊功能寄存器,
示出以灰色背景,而另一
SFR是具体到
CC1110Fx/CC1111Fx
.
注:所有内部SFR (以灰色显示
背景在表30中,可被访问
通过这些寄存器SFR存储空间
不映射到XDATA存储器空间。
表31列出了附加的SFR不在
标准的8051外设SFR或CPU-
内部特殊功能寄存器。附加的特殊功能寄存器,
在相关的章节中描述的每个
外围功能。
8个字节
80
88
90
98
A0
A8
B0
B8
C0
C8
D0
D8
E0
E8
F0
F8
PSW
TIMIF
加
IRCON2
B
U1CSR
IEN1
IRCON
P0
TCON
P1
S0CON
P2
IEN0
WORIRQ
IP0
ENCDI
IP1
U0DBUF
WDCTL
DMAIRQ
RFD
RFST
RFIF
PERCFG
U1DBUF
ENCDO
ADCL
U0BAUD
T3CNT
DMA1CFGL
T1CC0L
T1CNTL
T4CNT
ADCCFG
U1BAUD
T3CTL
DMA1CFGH
T1CC0H
T1CNTH
T4CTL
P0SEL
U1UCR
SP
P0IFG
RFIM
DPL0
P1IFG
DPS
IEN2
WORCTRL
DPH0
P2IFG
MPAGE
S1CON
WOREVT0
FWT
寄存器ENCCS
ADCH
T2CT
WOREVT1
FADDRL
ADCCON1
RNDL
U0UCR
T3CCTL0
DMA0CFGL
T1CC1L
T1CTL
T4CCTL0
P1SEL
U1GCR
DPL1
PICTL
DPH1
P1IEN
ENDIAN
T2PR
WORTIME0
FADDRH
ADCCON2
RNDH
U0GCR
T3CC0
DMA0CFGH
T1CC1H
T1CCTL0
T4CC0
P2SEL
P0DIR
T2CTL
WORTIME1
FCTL
ADCCON3
睡觉
CLKCON
T3CCTL1
DMAARM
T1CC2L
T1CCTL1
T4CCTL1
P1INP
P1DIR
MEMCTR
T3CC1
DMAREQ
T1CC2H
T1CCTL2
T4CC1
P2INP
P2DIR
FWDATA
U0CSR
PCON
P0INP
87
8F
97
9F
A7
AF
B7
BF
C7
CF
D7
DF
E7
EF
F7
FF
表30 : SFR地址概述
SWRS033F
第47页242