
DP83848C
7.2.2 MII中断控制寄存器( MICR )
该寄存器实现了MII PHY中断的具体控制寄存器。来源中断产生,包括:能源
检测状态更改,链路状态变化,
高速状态更改,双工状态变化,自动协商完成或
任何成为半满的计数器。各个中断事件必须通过信息产业部接口设置位来实现
中断状态和事件控制寄存器( MISR )
.
表22. MII中断控制寄存器( MICR ) ,地址为0x11
位
15:3
2
位名称
版权所有
色彩
默认
0 , RO
0 , RW
测试中断:
迫使所述PHY产生一个中断,以便中断测试 -
ING 。中断将继续,只要此位将重新产生
电源设置。
1 =产生中断
0 =不产生中断
1
INTEN
0 , RW
中断使能:
使能中断依赖于事件能够在MISR稳压
存器。
1 =启用基于事件的中断
0 =禁用基于事件的中断
0
INT_OE
0 , RW
中断输出使能:
使能中断事件通过PWR_DOWN / INT引脚通过信号
配置PWR_DOWN / INT引脚输出。
1 = PWR_DOWN / INT是中断输出
0 = PWR_DOWN / INT是一个掉电输入
描述
Reserved :
写忽略,读为0
51
www.national.com