
飞利浦半导体
产品speci fi cation
LCD控制器/驱动器
6
钉扎
符号
OSC
V
DD
SA0
V
SS
R8到R5
R32到R29
R24到R17
C60为C1
R9至R16
R25到R28
R1至R4
SCL
E
RS
读/写
T1
DB7至DB0
SDA
V
液晶显示
7
7.1
引脚功能
RS :寄存器选择(平行对照)
FFC PAD
1
2
3
4
5至8
9-12
13至20
21 80
81至88
89至92
93至96
97
98
99
100
101
102 109
110
111
TYPE
I
P
I
P
O
O
O
O
O
O
O
I
I
I
I
I
I / O
I / O
I
7.4
PCF2104x
描述
振荡器/外部时钟输入
逻辑电源电压
I
2
C总线的地址引脚输入
地
LCD行驱动器输出
LCD行驱动器输出
LCD行驱动器输出
LCD列驱动器输出
LCD行驱动器输出
LCD行驱动器输出
LCD行驱动器输出
I
2
C总线串行时钟输入
数据总线时钟输入
寄存器选择输入
读/写输入
测试键盘输入
8位双向数据总线的输入/输出
I
2
C总线的串行数据输入/输出
LCD电源电压输入
DB0到DB7 :数据总线(并行控制)
RS选择要访问的寄存器进行读写
当该装置是由并行接口控制。
RS =逻辑0时选择指令寄存器进行写和
忙标志和地址计数器读。 RS =逻辑1
选择数据寄存器进行读取和写入。有
引脚RS内部上拉电阻。
7.2
R / W :读/写(平行对照)
之间的双向三态数据总线传输数据
系统控制器和PCF2104x 。 DB7可能
作为忙标志,这表明内部操作
尚未完成。在4位操作的4个高
为了行DB4到DB7被使用; DB0到DB3必须留
开路。有各的的内部上拉
数据线。请注意,这些引脚必须保持开路
当我
2
C总线控制使用。
7.5
C1到C60 :列驱动器输出
R / W选择任一方的读(R / W =逻辑1)或写
( R / W =逻辑0)时,操作控制是由平行
界面。目前该引脚上的内部上拉电阻。
7.3
E:数据总线时钟(平行对照)
这些引脚输出对列的数据。
这种排列允许优化的芯片在玻璃上(COG)
布局为4行× 12个字符。
7.6
R1至R32 :行驱动器输出
电子引脚置为高电平信号的读取开始或写
当该装置是由平行控制操作
界面。数据被时钟芯片的或列于
在时钟的下降沿。注意,该引脚必须绑
为逻辑0 (V
SS
)当我
2
C总线控制使用。
这些管脚输出的行选择的波形的左边和
显示器的右两半。
7.7
V
液晶显示
: LCD电源
负电源的液晶显示装置。
1997年12月16日
5