
飞利浦半导体
产品speci fi cation
CMOS单芯片8位微控制器
80C31/80C51/87C51
AC飞利浦北美器件的电气特性( SC80C31及SC80C51 )
T
AMB
= 0 ° C至+ 70°C和-40 ° C至+ 85°C ,V
CC
= 5V
±10%,
V
SS
= 0V
1, 2, 3
符号
1/t
CLCL
t
LHLL
t
AVLL
t
LLAX
t
LLIV
t
LLPL
t
PLPH
t
PLIV
t
PXIX
t
PXIZ
t
特拉维夫
t
PLAZ
数据存储器
t
RLRH
t
WLWH
t
RLDV
t
RHDX
t
RHDZ
t
LLDV
t
AVDV
t
LLWL
t
AVWL
t
QVWX
t
WHQX
t
QVWH
t
RLAZ
t
WHLH
外部时钟
t
CHCX
t
CLCX
t
CLCH
t
CHCl 3
移位寄存器
t
XLXL
t
QVXH
t
XHQX
t
XHDX
4
4
4
4
串口时钟周期时间
输出数据建立到时钟上升沿
之后,时钟上升沿输出数据保持
输入数据保持时钟上升沿后
750
492
8
0
12t
CLCL
10t
CLCL
–133
2t
CLCL
–117
0
ns
ns
ns
ns
5
5
5
5
高时间
低电平时间
上升时间
下降时间
20
20
20
20
20
20
t
CLCL
–t
CLCX
t
CLCL
–t
CHCX
20
20
ns
ns
ns
ns
2, 3
2, 3
2, 3
2, 3
2, 3
2, 3
2, 3
2, 3
2, 3
2, 3
2, 3
3
2, 3
2, 3
RD脉冲宽度
WR脉冲宽度
RD低到有效数据
RD后的数据保持
RD后的数据FL燕麦
ALE低到有效数据中
地址中的有效数据
ALE低到RD或WR低
地址有效到WR低或RD低
数据有效到WR过渡
WR后数据保持
数据有效到WR高
RD低到地址浮
RD和WR高到ALE高
23
137
122
13
13
287
0
103
t
CLCL
–40
0
65
350
397
239
3t
CLCL
–50
4t
CLCL
–130
t
CLCL
–50
t
CLCL
–50
7t
CLCL
–150
0
t
CLCL
+40
275
275
147
0
2t
CLCL
–60
8t
CLCL
–150
9t
CLCL
–165
3t
CLCL
+50
6t
CLCL
–100
6t
CLCL
–100
5t
CLCL
–165
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
科幻gure
1
1
1
1
1
1
1
1
1
1
1
1
参数
振荡器频率
速版本: C,G
ALE脉冲宽度
地址有效到ALE低
地址保持ALE低后
ALE低到有效指令
ALE低到PSEN低
PSEN脉冲宽度
PSEN低到有效指令
in
4
0
37
207
10
32
142
82
0
t
CLCL
–25
5t
CLCL
–105
10
85
22
32
150
t
CLCL
–30
3t
CLCL
–45
3t
CLCL
–105
16MHz的时钟
民
最大
可变时钟
民
3.5
2t
CLCL
–40
t
CLCL
–40
t
CLCL
–30
4t
CLCL
–100
最大
16
单位
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
PSEN后输入指令保持
PSEN后输入指令FL燕麦
地址在有效指令
4
PSEN低到地址浮
t
XHDV
4
时钟上升沿到输入数据有效
492
10t
CLCL
–133
ns
注意事项:
1.参数是有效的工作温度范围内,除非另有规定。
2.负载电容端口0 , ALE , PSEN和= 100pF电容,负载电容为所有其它输出= 80pF 。
3.接口的80C31 / 51至最多为45nS被允许与浮时间的器件。这种有限的总线争用不会造成伤害端口0
驱动程序。
4.请参见应用笔记AN457外部存储器接口。
1996年8月16日
15