
ADL5370
基本连接
图25示出了用于ADL5370的基本连接。
QBBP
QBBN
IBBN
IBBP
基带输入
该基带输入QBBP , QBBN , IBBP和IBBN必须
从差分源驱动。标称驱动电平
1.4 V pp差分(每个引脚上700 mV峰峰值)应
偏压至500 mV直流的共模电平。
直流共模偏置电平的基带输入可能
范围从400毫伏到600毫伏。这导致在一个还原
可用的输入AC摆动范围。 500 mV的标称直流偏置
允许最大交流方兴未艾,在有限的底端
ADL5370输入范围和在顶端由输出遵
范围上从模拟大多数数字 - 模拟转换器(DAC)的
设备。
QBBN
COM4
COM4
QBBP
IBBN
24
23
22
21
20
19
IBBP
C16
0.1F
C15
0.1F
COM1
COM1
VPS1
VPOS
1
2
3
4
5
6
18
VPS5
VPS4
VPS3
VPS2
VPS2
VOUT
COUT
100pF
C13
0.1F
C14
0.1F
VPOS
C11
开放
VOUT
06117-033
Z1
ADL5370
17
16
15
14
LO输入
单端LO信号应该被应用到LOIP销
通过交流耦合电容器。推荐的LO驱动
功率为0 dBm的。本振回针, LOIN ,应该是交流耦合
到地的低阻抗通路。
为0 dBm的额定LO驱动可以提高到高达7 dBm的
实现中的噪声性能的改进
调制器。这种改善是通过降低在回火
的边带抑制性能(见图20 ),并
因此,应谨慎使用。如果LO源不能
提供为0dBm水平,以减小的功率那么操作
0dBm以下是可以接受的。减少LO驱动的结果稍
提高调制器的噪声。 LO功率对边带的影响
抑制和载波馈通,如图20的
GSM的噪声LO功率的影响示于图35 。
VPS1
VPS1
VPS1
C12
0.1F
裸露焊盘
13
10
LOIP
COM2
腰部
COM2
COM3
GND
CLOP
100pF
LO
酷龙
100pF
为ADL5370图25.基本连接
电源和接地
所有的VPS引脚都必须连接到相同的5 V电源。
具有相同名称的相邻引脚可以连在一起,去耦
用0.1 μF的电容。这些电容应放置在
关闭尽可能到设备。电源范围
与4.75 V和5.25 V
在COM1引脚, COM2引脚, COM3引脚和COM4引脚应
通过低阻抗路径连接到同一接地平面。
在封装底部的裸露焊盘也应
被焊接到一个低的热和电阻抗接地
平面。如果接地层跨越多个层中的电路上
板,它们应与下九通孔缝
裸露焊盘。 ADI公司
AN-772
应用说明
讨论的热性能和电气接地
LFCSP_VQ更详细。
COM3
12
11
7
8
9
RF输出
RF输出可在VOUT引脚(引脚13 ) 。该引脚
还必须是交流耦合的。 VOUT引脚的标称
50 Ω宽带阻抗,并不需要进一步
外部匹配。
第0版|第11页20