添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符W型号页 > 首字符W的型号第43页 > W523S30 > W523S30 PDF资料 > W523S30 PDF资料2第7页
W523SXX
中断向量分配
(初步)
该W523Sxx共提供4触发器输入与外界沟通。每次触发
针可以调用2根据TG销“的状态奉献的中断向量(上升或下降) 。该表
下面显示了触发器的地位和中断向量之间的关系。
中断向量
0
1
8
9
中断向量
4
5
12
13
32
CPU接口
该W523Sxx可以与外部微处理器通过一个简单的串行通讯的CPU
界面。该CPU接口由TG1 , TG2和STPA / BUSY引脚,如下所示的:
触发源
TG1F
TG2F
TG5F
TG6F
触发源
TG1R
TG2R
TG5R
TG6R
POI
去抖确定。清除内部的CPU
计数器用于防止系统从
离家出走。 ( TG1F应禁用。 )
TG1
( DATA)的
TG2
(CLOCK )
STPA / BUSY
澳元/ SPK +
T
DEB
T
CRD
结束
注意:
1. T
DEB
指"Debounce time" 。
2. T
CRD
是"CPU复位Delay"时间。这应该是大于2.6
S.
3. TG2销的"Clock"频率所用的范围内设定: 10千赫 - 1兆赫。
忙信号将输出"high"传输结束之后。忙信号的上升沿定时为
出版日期: 2000年10月
修订A5
-7-

深圳市碧威特网络技术有限公司