位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第150页 > ADM2482EBRWZ-REEL7 > ADM2482EBRWZ-REEL7 PDF资料 > ADM2482EBRWZ-REEL7 PDF资料1第15页

ADM2482E/ADM2487E
应用信息
印刷电路板布局
隔离的RS-485收发器的ADM2482E / ADM2487E的
不需要外部接口电路,用于在逻辑接口。
电源旁路时需要在输入和输出供
销(见图33 ) 。
旁路电容器被最方便地连接在
引脚3和4的V
DD1
和引脚15和引脚16之间的
V
DD2
。该电容值必须是0.01 μF和0.1 μF之间。
双方之间的走线总长电容器的结束,
输入电源引脚必须不超过20毫米。
旁路引脚9与引脚16还建议,除非
地对每包边连接附近
封装。
D1
D2
GND
1
V
DD1
RXD
RE
DE
TXD
NC =无连接
V
DD2
该ADM2482E / ADM2487E驱动器的引脚D1和D2脚
中心抽头变压器T1 。一对肖特基二极管和一对
平滑用电容器被用来创建从一个整流信号
二次绕组。该
ADP1710
LDO提供稳定
3.3 V电源的ADM2482E / ADM2487E总线端
电路(V
DD2
).
当ADM2482E / ADM2487E由3.3 V的供电
逻辑侧,一个升压变压器,需要用于补偿
肖特基二极管和电压的正向压降
整个稳压下降。变压器匝数比应为
选择,以确保足够的裕量, ADP1710 LDO
输出下的所有操作稳压的3.3 V输出
条件。
如果ADM2482E / ADM2487E是在搭载5 V
逻辑侧,然后一个降压变压器应使用。
为了获得最佳的效率,变压器匝数比应
被选择,以确保足够的裕量, ADP1710
LDO输出下的所有操作稳压的3.3 V输出
条件。
隔离
屏障
1N5817
V
CC
10F
MLC
V
CC
22F
ADM2482E
OR
ADM2487E
顶视图
(不按比例)
GND
2
A
B
Z
Y
GND
2
07379-025
NC
图33.推荐的印刷电路板布局
LDO
IN
OUT
3.3V
10F
在具有高共模瞬变的应用,护理
必须注意确保在隔离的电路板耦合
阻挡最小化。此外,电路板布局必须是
设计成使得任何不耦合发生同等地影响
在给定器件侧所有的引脚。
如果不能保证这会导致之间的电压差
销超过器件的绝对最大额定值,
从而导致闩锁或永久损坏。
100nF
ADP1710
EN
GND
T1
1N5817
V
DD1
D1
D2
V
DD2
隔离式3.3V
100nF
ADM2482E/
ADM2487E
GND
1
GND
2
隔离电源电路
该ADM2482E / ADM2487E集成变压器驱动器
即,与外部变压器和线性电压使用时
稳压器(LDO ) ,产生一个孤立的3.3 V电源是
V之间提供
DD2
和GND
2
如示于图34 。
图34.应用框图
第0版|第15页20
07379-026