
AD9985A
PCB布局建议
该AD9985A是一款高精度,高速模拟设备。
因此,为了得到最大的表现出来的部分,
有一个电路板具有良好的布局是非常重要的。本节
提供了使用AD9985A设计板的准则。
旁路电容应之间的物理位置
电源平面和电源引脚。当前应该从流
电源面到电容器的电源引脚。不要让
电容器和电源引脚之间的电源连接。
通过下方的电容焊盘放置,下至电源
面,一般是最好的办法。
它维持低噪声和良好的尤为重要
光伏稳定
D
(时钟发生器供应) 。在急剧变化
PV
D
可导致在采样时钟相同的突变
相位和频率。这可避免通过注意
调节,滤波和旁路。这是非常需要
每个模拟都提供单独的稳压电源
电路组(V
D
和PV
D
).
一些图形控制器使用基本不同的水平
功率有源时(在活动画面的时间),并在空闲时
(在水平和垂直同步周期) 。这可以导致
在电压可测量的变化提供给模拟
供应调节器,其可以反过来,产生变化的
调节的模拟电源电压。这可以通过减轻
调节的模拟电源,或至少光伏
D
从一个不同的,
更清洁的动力源(例如,从12 V电源) 。
它建议使用一个单一的接地平面的整个
板。经验一再表明,噪声
性能是相同的或具有单一地平面更好。
使用多个接地层可以是有害的,因为每个
单独的接地平面较小,长接地回路可以
结果。
当使用单独的接地平面是不可避免的,这是
建议把最小下单地平面
在AD9985A 。分割的位置应在接收器
的数字输出。对于这种情况,这是更重要的
明智的,因为地方组件的电流回路是多少
更长(电流经过阻力最小的路径)。图15
示出了一个电流回路的一个例子。
UN
RO
G
E
局域网
DP
动力
飞机
模拟接口输入
使用下面的布局技巧上的图形输入是
极其重要的。
尽量减少走线长度运行到图形输入。
这是通过将AD9985A尽可能接近完成
可以在图形VGA接口。长输入走线
长度是不可取的,因为他们拿起从更多的噪音
董事会和其他外部来源。
将75 Ω终端电阻(见图1)尽可能接近
可以将AD9985A芯片。任何额外的走线长度
终端电阻和所述输入端之间
AD9985A增加反射的幅度,从而
破坏的图形信号。
使用75 Ω的匹配阻抗的痕迹。阻抗跟踪其他
大于75 Ω也增加反射的机会。
该AD9985A具有非常高的输入带宽( 500 MHz)的。
虽然这是可取的,用于获取高分辨率的PC
图形信号快速边沿,这意味着它也抓住任何
高频噪声。因此,重要的是要
减少被耦合到输入端的噪声的量。避免
附近运行的模拟输入任何数字痕迹。
由于AD9985A的高带宽,低通滤波
模拟输入端有时可以帮助减少噪音。 (对于
许多应用中,滤波是不必要的。 )实验
已经表明,将前向75 Ω一系列铁氧体磁珠
终端电阻是过滤掉多余的噪音有所帮助。
具体而言,一部分使用是# 2508051217Z0从Fair-
爱色丽,但每个应用程序都可以正常工作最好使用不同的珠
值。另外,将之间的一个100 Ω 120 Ω电阻
75Ω端接电阻器和输入耦合电容器可
也是有益的。
AD998
5A
DI
GI
T
TPUT
T
OU
RA
AL
DI
因此建议以绕过每一个电源端子与
0.1 μF电容。唯一的例外是当两个或更多的供应
引脚是彼此相邻的。对于权力的这些分组/
理由,有必要仅具有一个旁路电容。该
基本的想法是有内约一个旁路电容
0.5厘米每个电源引脚。另外,应避免放置在电容上
PC板从AD9985A的相对侧,因为这
器插入路径中的电阻通路。
GR
渔隐
D
PL
A
NE
数字
数据
R
ECEI
VE
R
图15.电流回路
PLL
放置在PLL环路滤波器元件尽可能靠近FILT引脚
可能。
不要将任何数字或其他高频率附近的痕迹
这些组件。
使用数据表建议的值与10 %的容差
或更小。
第0版|第29页32
05484-016
GI
TA
L
CE
电源旁路
ANALO
G