位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第1071页 > SL23EP04NZZC-1 > SL23EP04NZZC-1 PDF资料 > SL23EP04NZZC-1 PDF资料1第3页

SL23EP04NZ
概述
该SL23EP04NZ是一个低偏移,抖动和电源扇出
时钟分配缓冲设计,生产多达四个
(4)时钟输出从一(1)的参考输入时钟,对
高速时钟分配,包括PCI / PCI -X
应用程序。
输出时钟歪斜
所有输出应该推动类似的负载,以实现输出 -
到输出的偏移和输入 - 输出延迟规格
切换电表中给出。
电源电压范围( VDD )
该SL23EP04的设计工作在3.3V +/- 10%
2.5V +/- 10 % VDD电源电压范围。内部片上
电压调节器,用于提供至恒定功率
供给1.8V的核心,导致了一致和
电气性能稳定的偏移和抖动方面。
该SL23EP04NZ I / O是通过使用VDD供电。
联系SLI的1.8V电源扇出缓冲器和
ZDB产品。
输入和输出频率范围
输入和输出频率相同(1倍),用于
SL23EP04NZ -1和SL23EP04NZ -1Z 。产品
从直流操作以220MHz的时钟范围可达
30pF的负载输出每路输出。
OE (输出使能)功能
SL23EP04-1和之间的唯一区别
SL23EP04NZ - 1Z是OE的逻辑实现。当
OE = 0, SL23EP04NZ -1输出被禁止并输出
处于逻辑低电平。在SL23EP04NZ -1Z的情况下
输出处于高阻抗。请参阅可用OE逻辑
配置表。 1以下。
CLKIN (引脚1 )
低
高
低
高
OE (引脚2 )
低
低
高
高
SL2304NZ-1
CLKOUT [1: 4]
低
低
低
高
SL2304NZ-1Z
CLKOUT [1: 4]
高-Z
高-Z
低
高
表1.可用SL23EP04 CLKIN和OE逻辑配置
1.1版, 2007年4月16日
第12页3