
AD7983
工作原理
IN +
最高位
最低位
32,768C
REF
COMP
GND
32,768C
16,384C
最高位
4C
2C
C
C
最低位
SW ?
CNV
16,384C
4C
2C
C
C
控制
逻辑
输出代码
控制切换
SW +
忙
IN-
图21. ADC原理示意图
电路信息
该AD7983是一款快速,低功耗,单电源,精密16位
ADC使用逐次逼近架构。
在AD7983能够将百万样本每
二( 1 MSPS ),并在两次转换之间。当
在10 kSPS速率工作,例如,它消耗70微瓦通常
因此非常适合电池供电的应用。
该AD7983为用户提供了一个片内采样和保持
和不呈现任何流水线延迟或等待时间,使得它
适用于多种多通道应用。
该AD7983可以连接到任何1.8 V至5 V数字逻辑
家庭。它是在一个10引脚MSOP封装或小型10引脚QFN可用
1
( LFCSP ) ,使节省空间和灵活的配置。
它的引脚对引脚与18位兼容
AD7982.
转换器操作
该AD7983是基于一个逐次逼近型ADC
电荷再分配DAC 。图21显示了简化的
原理图的ADC 。电容性数模转换器包括两
的16个二进制加权电容阵列相同的,这是
连接到两个比较器输入。
在采集阶段,阵列的接线端连接到所述
比较器的输入端通过软件连接到GND和+
SW- 。所有独立开关都连接到模拟
输入。因此,电容阵列用作采样
电容和采集IN +和IN模拟信号
输入。当采集阶段完成且CNV
输入变为高电平,转换阶段开始。当
转换阶段开始时, SW +和SW-首先断开。两
电容阵列,然后从输入端断开,并
连接到GND输入。因此,差分电压
在的结束时捕获IN +和IN-输入端之间
采集阶段被施加到比较器的输入,从而导致
比较器变得不平衡。通过切换每个
GND和REF时,之间的电容器阵列的元件
比较器输入的二进制加权电压步进
(V
REF
/2, V
REF
/4 … V
REF
/ 65,536 ) 。控制逻辑切换这些
开关,从MSB开始,以使得比较器恢复
到平衡状态。在完成此过程后,
该部分返回到捕获阶段和控制逻辑
产生ADC输出代码和繁忙信号指示。
由于AD7983具有一个板上转换时钟,该
串行时钟SCK ,不需要转换过程。
1
QFN封装的发展。联系销售样品和可用性。
第0版|第12页24
06974-006