
初步的技术数据
引脚配置和功能描述
+V
SENSE
DV
CC
-V
SENSE
AV
DD
AV
SS
NC
NC
NC
NC
AD5422
AV
SS
1
24
AV
DD
23
-V
SENSE
DV
CC 2
故障
GND
3
4
40
39
38
37
36
35
34
33
32
V
OUT
31
30
29
28
27
AD5422
22
+V
SENSE
21
V
OUT
20
BOOST
NC
1
故障
2
GND
3
清除选择
4
明确
5
LATCH
6
SCLK
7
SDIN
8
SDO
9
NC
10
11
12
13
14
15
16
17
18
19
20
NC
CAP2
CAP1
BOOST
I
OUT
C
COMP2
C
COMP1
DV
CC
SELECT
NC
NC
清除选择
5
明确
6
顶视图
(不按比例)
19
I
OUT
18
C
COMP2
17
C
COMP1
16
DV
CC
SELECT
15
REFIN
14
REFOUT
13
R
SET
AD5422
顶视图
(不按比例)
26
25
24
23
22
21
LATCH
7
SCLK
SDIN
8
9
SDO
10
AGND
11
GND
12
R
SET
REFOUT
REFIN
AV
SS
AGND
DGND
GND
NC
NC
图5. TSSOP引脚配置
图6. LFCSP封装引脚配置
表6.引脚功能描述
TSSOP引脚号
1
2
3
LFCSP封装引脚号
14,37
39
2
助记符
AV
SS
DV
CC
故障
描述
负模拟电源引脚。电压范围从-3 V至-24 V.该引脚可以
连接到0V ,如果输出电压范围为单极性。
数字电源引脚。电压范围为2.7 V至5.5 V.
故障报警,该引脚为低电平时,开路电流模式或检测
在检测到过温度。开漏输出,必须连接到一个上拉
电阻器。
这些引脚必须连接到0V 。
无连接。
4,12
5
6
3,15
1,10,11,19,
20,21,22,30,
31,35,38,40
4
5
GND
NC
明确
SELECT
明确
选择电压输出清晰的价值,无论是零标度或中间标度代码。请参阅表20
高电平输入。触发该引脚将设置电流输出的底部
选定范围或将设置电压输出到用户选择的值(零电平或
中间电平) 。
正边沿触发锁存器,一个上升沿将并行加载输入移位寄存器中的数据
到DAC寄存器中,同时更新输出。
串行时钟输入。数据的时钟在SCLK的上升沿移位寄存器。这
工作时钟速率最高达30 MHz 。
串行数据输入。数据必须在SCLK的上升沿有效。
串行数据输出。从串行寄存器,以菊花链或回读用于时钟数据
模式。数据同步输出在SCLK的下降沿。参见图3和图4所示。
接地基准引脚的模拟电路。
接地参考引脚的数字电路。 ( AGND和DGND在内部连接
TSSOP封装) 。
外部,高精度,低漂移15kΩ的电流设定电阻可以连接到这
引脚,提高我
OUT
温度漂移性能。请参阅功能部分。
内部参考电压输出。 REFOUT = 5 V± 2毫伏。
外部参考电压输入。基准电压输入范围为4 V至5 V REFIN = 5 V的
指定的性能。
该引脚连接至GND时禁止内部电源和外部电源
必须连接到DV
CC
引脚。离开这个引脚悬空,使内部
供应量。请参阅功能部分。
可选补偿电容连接的电压输出缓冲器。连
这些引脚之间一个4NF电容将允许电压输出驱动高达1μF 。
牧师上一页|第11页37
7
8
9
10
11
不适用
13
14
15
16
6
7
8
9
12
13
16
17
18
23
LATCH
SCLK
SDIN
SDO
AGND
DGND
R
SET
REFOUT
REFIN
DV
CC
SELECT
C
COMP1
C
COMP2
17
18
24
25
NC