
16兆位闪存LPC
SST49LF160C
超前信息
退出机制
如果LFRAME #在后驱动为低的一个或多个时钟周期
一个总线周期的开始,周期将被终止。该
主机可以驱动LAD [ 3 : 0 ]与“ 1111B ” (放弃半字节)到
返回接口就绪模式。只有中止
影响当前总线周期。对于多周期指令
序列,如擦除或编程命令,
ABORT不会中断整个命令序列,
命令序列仅在当前总线周期。该
主机可以重新发送总线周期的中止命令
并继续在命令序列后,该设备是
再次准备好。
一旦有效启动, CYCTYPE + dir和地址范围
(包括ID位)被接收时, SST49LF160C将
总是完成总线周期。然而,如果该设备是
忙于执行闪存擦除或编程操作,无
新的内存储器写会被执行。只要
LAD的状态[ 3 : 0]和LFRAME #是已知的,响应
的LPC期间SST49LF160C到接收的信号
周期是可以预见的。
响应无效的字段
LPC存储周期
在一个持续的LPC总线周期中, SST49LF160C将
没有明确表明它已收到无效的字段
序列。到特定无效的字段,或者响应
序列被描述如下:
ID不匹配:
ID信息被包括在地址
每个LPC存储器周期的比特。地址位[A
25
:A
23
,
A
21
]用于选择该设备以适当的ID。该
SST49LF160C将在地址字段进行比较的ID位
ID为[3:0 ] 。如果在地址的ID位不对应
到硬件ID引脚则设备将忽视该循环。看
设备命令一节。
地址超出范围:
地址序列是8
长字段(32位) 。地址位[A
25
:A
23
, A
21
]为
SST49LF160C用于选择该设备以适当
标识。未使用的最显著的地址位必须设置为
“1”的LPC协议传送期间。地址
22
有出特殊
导演读写操作的的CIAL功能
闪存芯(A
22
= 1 ),或者向寄存器空间(A
22
=0).
为引导设备( ID [ 3 : 0 ] = 0000B ) ,该SST49LF160C
解码该顶128 K字节的物理地址
块(包括引导块)在两个系统内存
范围示于表6 。
表6 : B
OOT
D
EVICE
P
物质环境
A
DDRESSES
D
ECODING
内存范围
FFFF FFFFH - FFFE 0000H
也映射在
内存范围
000F FFFFH - 000E 0000H
2006硅存储技术公司
S71315-00-000
4/06
14