
80C86
引脚说明
(续)
下面的引脚功能描述是80C86系统无论是最低或最高模式。 “本地总线”,在这些介绍
直接多路复用总线接口连接到80C86 (不考虑附加的总线缓冲器) 。
针
数
18
符号
INTR
TYPE
I
描述
中断请求:是电平触发输入,是在最后一个时钟周期采样
每一个指令,以确定处理器是否应进入一个中断确认OP-
累加器。子程序是通过中断向量的查找表位于系统MEM-向量来
ORY 。它可以在内部屏蔽由软件复位,中断使能位。
lNTR内部同步。这个信号是高电平有效。
测试:输入由“等待”指令检查。如果测试输入为低电平继续执行,
否则,处理器在等待一个“空闲”状态。此输入在每个内部同步
时钟周期在CLK的上升沿。
非屏蔽中断:是边沿触发输入,会导致2型中断。一
子程序是通过一个中断向量的查找表位于系统存储器中的向量对。 NMI是
通过软件内部没有屏蔽的。从低到高的过渡启动中断的
当前指令的末端。此输入在内部同步。
复位:使得处理器立即终止本活动。信号必须转录
习得低到高保持高电平至少4个时钟周期。重新启动执行,
如指令集的描述,当RESET返回低电平描述。 RESET是内部
同步。
时钟:提供用于在处理器和总线控制器的基本时序。它是不对称的一
33 %的占空比以提供优化的内部时序。
VCC : + 5V电源引脚。推荐引脚20和40之间的0.1μF电容DE-
耦合。
GND :接地。注:这两个必须连接。引脚1和20之间的0.1μF电容消遣
ommended去耦。
TEST
23
I
NMI
17
I
RESET
21
I
CLK
19
I
VCC
40
GND
1, 20
MN / MX
33
I
最小/最大:表示是什么模式的处理器在运行这两种模式。
在以下章节中进行讨论。
最小模系统
下面的引脚功能描述是在最小模式下的80C86 (即MN / MX = V
CC
) 。只有引脚功能都有它独特的
最小的方式来说明;所有其他引脚功能如下所述。
针
数
28
符号
M / IO
TYPE
O
描述
状态行:逻辑上等同于S2的最高模式。它被用来区分一个MEM-
从I / O存取储器访问。 M / LO成为一个总线周期和遗体前的T4有效
有效期至周期的最后T4 (M = HIGH , I / O = LOW) 。 M / LO保持一个高阻抗的逻辑
1在当地的公共汽车“持有确认” 。
WRITE :表示该处理器执行一个写入存储器或写I / O周期,这取决于
的M / IO信号的状态。 WR为有源任何写周期T2,T3和TW 。它是活跃的
低,并保持高阻抗的逻辑1时的局部总线“持有确认” 。
中断响应:用作读选通中断响应周期。这是
在每个T2 , T3和TW低电平有效中断响应周期。需要注意的是INTA从来都不是
FL oated 。
地址锁存使能:由处理器提供锁存地址进
82C82 / 82C83地址锁存器。这是一个高脉冲的任何总线周期的T1时钟低电平时有效。
需要注意的是ALE是从来没有浮动。
WR
29
O
INTA
24
O
ALE
25
O
144