位置:首页 > IC型号导航 > 首字符H型号页 > 首字符H的型号第1100页 > HS1-82C54RH-Q > HS1-82C54RH-Q PDF资料 > HS1-82C54RH-Q PDF资料1第13页

HS-82C54RH
37.下面的数字图是计数值。较低的号码是
所述至少显著字节。在上数是最
显著字节。因为计数器被编程以读/写
的LSB只是,最显著字节不能被读取。
38. N代表一个未定义的计数。
39.垂直线显示计数值之间的转换。
图19.模式2
模式4 :软件触发方式
OUT将最初高。当最初的计数到期后, OUT
会低一个CLK脉冲,然后去高again.The
计数序列“触发”写的初始值。
GATE = 1时,允许计数; GATE = 0时,禁止计数。
GATE对输出没有影响。
写控制字和计数初值,计数器后,将
在下一个CLK的脉冲被加载。这CLK脉冲不
递减计数,因此对于N的初始值,不OUT
没有频闪低到N + 1个CLK脉冲后的初始值是
写的。
如果一个新的计数值的计数过程中写入时,将装在
在下一个CLK脉冲及数量将继续从所述新
算。如果两个字节计数写入时,会发生以下情况:
1.编写网络第一个字节对计算没有影响。
2.写入第二字节允许新的计数被加载
在下一个CLK脉冲。
这允许按顺序将被“重新触发”由软件。
N的新罪名后输出选通低N + 1个CLK脉冲
被写入。
模式3 :方波模式
模式3通常用于产生波特率。模式3
与模式2以外的输出占空比。 OUT会
最初是高的。当一半的初始计数结束, OUT
变低了计数的剩余部分。模式3是周期性的;
在上面的顺序重复不知疲倦网络奈特雷。初始计
N个结果中的一个方波,一个周期N CLK的周期。
GATE = 1时,允许计数; GATE = 0时,禁止计数。如果
GATE变为低电平时,输出为低电平时,输出设定为高
马上;没有CLK的脉冲是必需的。触发重新加载
柜台上的下一个CLK脉冲的计数初值。从而
在GATE输入可用于同步
Counter.After写控制字和计数初值,该
计数器将在下一个CLK脉冲加载。这使得
该计数器是由软件还同步。
写一个新的数量,同时计算不影响
当前计数序列。如果一个触发之后接收
书写新的计数,但目前的半结束前
方波的周期,计数器将被装入
在下一个CLK脉冲及数量新的计数将持续
从该新的计数。否则,新的计数值将被加载
在当前半周期的末尾。
模式3的实现如下:
即使罪状: OUT最初是高的。最初的计数
在一个CLK脉冲加载,然后通过两个减
在随后的CLK脉冲。当计数到期后, OUT
变化值与计数器将被重新初始
算。上述过程不断重复,不知疲倦音响奈特雷。
ODD次数: OUT最初是高的。最初的计数
装在一个CLK脉冲,在下一个减1
CLK脉冲,然后递减2上下一
CLK脉冲。当计数期满时, OUT变低,并且
计数器会重新加载初始计数。计数
在下一个CLK脉冲递减3 ,然后通过
两个在随后的CLK pulses.When计数到期,
OUT变高,计数器重新载入
最初的计数。上述过程不断重复,不知疲倦音响奈特雷。所以
为奇数,输出将是高为第(N + 1)/ 2计数和低
为(N - 1 ) / 2个字。
方式5 :硬件触发频闪
(可重触发)
OUT最初将很高。计数由上升引发
门边缘。当最初的计数结束后,会OUT
去低一个CLK脉冲,然后再高了。
写控制字和计数初值,计数器后
会不会被加载,直到触发后, CLK脉冲。这
CLK脉冲不递减计数,因此在最初
N个计数, OUT不闪光低到N + 1个CLK脉冲
触发后。
触发器的结果在计数器被装载以初始
指望下一个CLK脉冲。这允许数量
序列遗憾。输出选通低N + 1 CLK
之后的任何新的触发脉冲。 GATE对状态没有影响
而出。
如果一个新的计数,计数期间写入,当前
计数序列将不会受到影响。如果发生触发
后的新的计数被写入但当前计数前
到期时,计数器将被装载在新的计
下一个CLK脉冲计数将继续从那里。
13