
ADSP-BF531/ADSP-BF532
时钟和复位时序
表15
和
图10
描述时钟和复位操作。每
第21页的绝对最大额定值,
组合
CLKIN和时钟倍频器不能选择核心/外围设备
时钟超过400兆赫/ 133兆赫。
表15.时钟和复位时序
参数
时序要求
t
CKIN
CLKIN周期
t
CKINL
CLKIN低脉冲
2
CLKIN高脉冲
1
t
CKINH
t
WRST
断言复位脉冲宽度低
3
1
2
民
25.0
10.0
10.0
11 t
CKIN
最大
100.0
1
单位
ns
ns
ns
ns
如果PLL_CTL寄存器DF位被置位,那么最大吨
CKIN
周期为50纳秒。
适用于旁路模式和nonbypass模式。
3
用于上电顺序已完成。上电时,处理器内部锁相环需要不超过2000个CLKIN周期,当复位有效,
假设稳定的电力供给和CLKIN (不包括外部时钟振荡器的启动时间) 。
t
CKIN
CLKIN
t
CKINL
RESET
t
CKINH
t
WRST
图10.时钟和复位时序
版本C |
第23页60 |
2006年5月