
MC54/74F85
(MSB) B23
A23
B22
A22
B21
A21
B20
A20
B19
A19
L
B3
A3
B2
A2
B1
A1
B0
A0
IA < B
IA = B
IA > B
A<B
A-B
A>B
NC
B18
A18
B17
A17
B16
A16
B15
A15
B14
L
A14
B3
A3
B2
A2
B1
A1
B0
A0
IA < B
IA = B
IA > B
A<B
A-B
A>B
NC
在图1所示demon-并行扩展计划
strates最高效的一般使用这些比较器。
在并行扩展计划,扩展输入可以
作为第五个输入比特位置以外的至少显
必须在串行连接的斜面装置
计划。扩充输入用于由标签IA>B
作为一个“A”输入, IA<B为“B” ,并输入设定IA = B低。该
' F85可以作为一个5位的比较,只有当输出
看跌期权被用来驱动( A0- A3)和( B0 B3)中的输入
另一个“ F85装置。并行技术可以EX-
膨胀性,以任何数目的位,如表1 。
B13
A13
B12
A12
B11
A11
B10
A10
B9
L
A9
B3
A3
B2
A2
B1
A1
B0
A0
IA < B
IA = B
IA > B
A<B
A-B
A>B
NC
B3
A3
B2
A2
B1
A1
B0
A0
A<B
A-B
A>B
A<B
A-B
A>B
输出
B8
A8
B7
A7
B6
A6
B5
A5
B4
L
A4
B3
A3
B2
A2
B1
A1
B0
A0
IA < B
IA = B
IA > B
A<B
A-B
A>B
NC
表1
字
长
1-4位
数
套餐
1
2–6
8–31
典型SPEEDS
74F
12纳秒
22纳秒
34纳秒
B3
A3
B2
A2
B1
A1
( LSB ) B0
A0
L
H
L
B3
A3
B2
A2
B1
A1
B0
A0
IA < B
IA = B
IA > B
A<B
A-B
A>B
5-25位
25-120位
两个24位字图1.对比
快速和LS TTL数据
4-38