位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1066页 > CY7C401-15DC > CY7C401-15DC PDF资料 > CY7C401-15DC PDF资料1第1页

1CY 7C40 2
CY7C401/CY7C403
CY7C402/CY7C404
64 ×4级联FIFO
64 ×5级联FIFO
特点
64 ×4 ( CY7C401和CY7C403 )
64 ×5 ( CY7C402和CY7C404 )
高速的先入先出存储器(FIFO )
高速CMOS最佳加工
速度/功耗
25 MHz的数据传输速率
50 ns的泡沫通过时间为25 MHz
可扩展的字宽和/或长度
5伏电源
±
10 %的容差,包括商业
军事
独立的异步输入和输出
TTL兼容接口
输出使能功能,可对CY7C403和
CY7C404
能够承受大于2001V的电 -
静电放电
与MMI 67401A / 67402A 引脚兼容
话。无论是CY7C403和CY7C404具有输出烯
能( OE)的函数。
该器件接受4-或5-位字的数据输入(DI
0
–
DI
n
)的偏移(SI)输入的控制下。存储
字叠起来的输出( DO
0
做
n
)的顺序
被输入。上移输出(SO )输入的读取命令
使倒数第二个字移动到输出和所有数据
在堆栈向下移动一次。输入就绪( IR )信号的行为
作为一个标志,以指示当输入已准备好接受新的数据
(高) ,以指示当FIFO满时(低电平) ,并且提供
一个信号级联。输出就绪( OR)信号是一个标志
以指示输出包含有效数据(高) ,以指示
FIFO为空(低) ,并且提供用于级联的信号
ING 。
并行扩展更广泛的词是由logical-完成
光年AND操作的IR和OR信号,以形成复合信号。
串行扩展是通过把数据输入完成
一个设备到前一设备的数据输出。红外
所述接收装置的引脚连接到的SO引脚
发送设备,以及发送设备的或针所配置
已连接到接收装置的SI引脚。
读,写操作是完全异步的,
使FIFO进入可用作两个数字之间的缓冲
对各种不同工作频率的机器。该
25 MHz工作频率,使得这些FIFO非常适合高速
通信和控制应用。
功能说明
该CY7C401和CY7C403是异步先入
组织为64 4位字先出( FIFO的) 。该CY7C402
和CY7C404是组织为64 5位的FIFO相似
逻辑框图
SI
IR
输入
控制
逻辑
销刀豆网络gurations
DIP
写指针
( CY7C401 ) NC
( CY7C403 ) OE
IR
SI
DI
0
DI
1
DI
2
DI
3
GND
1
16
2
15
3
14
4 CY7C401
13
CY7C403
5
12
6
11
10
7
9
8
VCC
SO
OR
DO
0
DO
1
DO
2
DO
3
MR
( CY7C402 ) NC
( CY7C404 ) OE
IR
SI
DI
0
DI
1
DI
2
DI
3
DI
4
GND
DIP
1
18
2
17
3
16
4 CY7C402
15
CY7C404
5
14
6
13
12
7
11
8
10
9
VCC
SO
OR
DO
0
DO
1
DO
2
DO
3
DO
4
MR
写多路复用器
迪0
迪1
迪2
迪3
( DI 4 )
DATAIN
内存
ARRAY
产量
启用
OE
DO0
DO1
数据
IN
DO2
DO3
( DO 4 )
C401–2
C401–4
LCC
LCC
MR
主
RESET
读出复
产量
控制
逻辑
SO
OR
C401–1
SI
DI
0
DI
1
DI
2
NC
读指针
3 2 1 2019
4
18 NC
5
17或
CY7C401
6 CY7C403 16 DO
0
7
15 DO
1
8
14 DO
2
910111213
SI
DI
0
DI
1
DI
2
DI
3
3 2 1 2019
4
18或
5
17 DO
0
6 CY7C402 16 DO
1
7 CY7C404 15 DO
2
8
14 DO
3
910111213
C401–3
C401–5
选购指南
7C401/2–5
工作频率(MHz )
最大工作
电流(mA )
广告
军事
5
75
7C40X–10
10
75
90
7C40X–15
15
75
90
7C40X–25
25
75
90
赛普拉斯半导体公司
3901北一街
圣荷西
CA 95134
408-943-2600
1986年3月 - 修订1995年4月