
CS5529
概述
的CS5529是一个16位的
Σ
模 - 数转换
换器( ADC ),它包括粗/细电荷
缓冲器,一个四阶
Σ
调制器,校准
微控制器, 8个数字滤波器可提供
可选的抽取率, 6位输出锁存器,
和三线串行接口。该ADC进行了优
而得到优化,以数字化的IN-单极性或双极性信号
dustrial应用。
数字滤波器提供8种可选择的输出
字率( OWRs ) 1.88赫兹, 3.76赫兹, 7.51赫兹,
15.0赫兹, 30.0赫兹, 61.6赫兹, 84.5赫兹, 101.1赫兹时
从32.768 kHz钟表晶体或equiv-操作
alent时钟(输出率可提高
约3X使用100 kHz时钟) 。该
过滤器的设计,以达到完全精确的
选择输出率在一个转换。当
在15赫兹或更少的字速率( XIN操作=
32.768千赫) ,滤波器抑制50 Hz和60 Hz
同时线路干扰。
需要注意的是,以防止饱和的模拟前端
最后,输入范围必须保持在或低于1.5倍
参考电压。这对应于一个增益
对0.666 ...当一个2.5 V基准电压注册
被使用。
注意:
当一个较小的基准电压时,
所得到的代码宽度小。自
输出代码表现出更多变化
为噪声时,将固定量的代码
变频器出现噪音。
校准也会影响ADC的满量程
由于跨系统增益校准可用于
增加或减少的满刻度量程
ADC的传递函数。在它的极限,输入全
规模可以降低到该点,其中增益
寄存器达到3.999上限... (这将
当ADC增益校准与IN-发生
放信号小于或等于大约1/4的
其标称满刻度,如果ADC没有IN-
trinsic增益误差) 。校准和其上的作用
模拟输入范围在的后面部分详细介绍
数据表。
模拟量输入
该CS5529提供了一个标称2.5V的输入范围
当增益寄存器为1.0十进制和存在差
VREF +和之间无穷区间的基准电压
VREF-为2.5 V的增益寄存器的内容是用来
在校准过程中设置的增益斜率
ADC的传递函数。差分基准
电压的幅度和增益寄存器是两个
可用于按比例标称2.5V的因素
输入范围。复位后,增益寄存器默认
1.0小数。在这种情况下,外部电压BE-
补间的VREF +引脚和VREF-引脚设置
ADC的标称满刻度输入范围为2.5 V.如果
用户要修改的输入范围,无论是增益
注册或参考电压的幅值需求
被改变。例如,如果一个1.25 V参考
到位标称2.5 V的输入使用时,全
满量程减少了一半。达到同样的1.25V
输入范围,用户可以简单地使用一个2.5 V为参考
ENCE和修改增益寄存器2.0小数。
模拟输入模式
图1示出了输入模型,该AlN
销。该模型包括粗/细电荷缓冲的
呃从而降低动态电流要求
从信号源。该缓冲器被设计为
适应轨至轨(共模加显
NAL)的输入电压。典型的CVF (取样)电流
租金约为16nA ( XIN = 32.768千赫,见图
1) 。应用笔记30 , “开关电容A / D
输入结构“ ,详细介绍各种输入architec-
作上。
参考电压输入型号
图2示出了输入模型在VREF
销。它包括一个粗/细电荷缓冲器,
降低克斯特的动态电流需求
最终的参考。典型的CVF (取样)电流
关于8NA ( XIN = 32.768千赫,参见图2) 。
参考的缓冲器被设计为容纳
轨到轨(共模加信号)输入电压
DS246F1
10