位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第804页 > AD9444-LVDS/PCB > AD9444-LVDS/PCB PDF资料 > AD9444-LVDS/PCB PDF资料1第13页

AD9444
表8.引脚功能描述- 100引脚TQFP / EP在CMOS模式
PIN号
1,8至9,16至18中
24 27 , 34 35 ,
38 , 41至42 , 87 ,
89 95 ,98
2到4 ,图7,
43至46岁, 49至52 ,
55 60, 65
5
助记符
AVDD1
描述
3.3 V ( ± 5 % ),模拟电源。
PIN号
33
助记符
C1
描述
内部旁路节点。
连接一个0.1 μF的电容
此引脚与AGND 。
时钟输入-真。
时钟输入补。
3.3 V数字输出
供应( 2.5V到3.6V ) 。
数字地。
数据时钟输出 -
补( CMOS电平) 。
数据时钟输出 -
真实的。
D0输出位( LSB )
( CMOS电平) 。
D1输出位。
D2输出位。
D3输出位。
D4输出位。
D5输出位。
D6输出位。
D7输出位。
D8输出位。
D9输出位。
D10输出位。
D11输出位。
D12输出位。
D13输出位。
外的范围输出。
时钟占空比稳定器
( DCS )控制引脚, CMOS-
兼容。 DCS =低
(AGND )使DCS系统
(推荐) 。 DCS =
高( AVDD1 )禁用DCS 。
DNC
不连接。这些
引脚应悬空。
CMOS兼容输出
逻辑模式控制引脚。
OUTPUT MODE = 0为CMOS
模式,并输出模式=
1 ( AVDD1 )的LVDS输出。
数据格式选择引脚。
CMOS控制引脚,其决定
termines的格式
输出数据。 DFS =高
( AVDD1 )的三三两两完井
包换, DFS =低(地)为
偏移二进制格式。
参考模式选择。
连接到AGND内部
1 V基准电压源,并连接到
AVDD2外部参考。
1.0 V基准电压I / O -
功能依赖于
SENSE 。去耦至地
0.1 μF至10μF
电容器。
模拟地。外露
上的底部散热器
包装必须
连接到AGND。
差分基准输出
放。去耦至地
0.1 μF电容和
REFB (引脚14 )与0.1 μF和
10 μF电容。
差分基准输出
放。去耦至地
使用0.1 μF电容和
REFT (引脚13 )与0.1 μF和
10 μF电容。
5.0 V模拟电源( ± 5 % ) 。
模拟输入-真。
模拟输入补。
产量
模式
36
37
47, 54, 62,
75, 83
48, 53, 61,
67, 74, 82
63
64
66
68
69
70
71
72
73
76
77
78
79
80
81
84
85
100
CLK +
CLK “
DRVDD
DRGND
DCO-
DCO +
D0 ( LSB )
D1
D2
D3
D4
D5
D6
D7
D8
D9
D10
D11
D12
D13 (MSB)
OR
DCS模式
6
DFS
10
SENSE
11
VREF
12, 15, 20, 23,
32 ,86, 88 , 96 ,以
97 , 99 ,外露
散热器
13
AGND
REFT
14
REFB
19日, 28日至31日,
39至40
21
22
AVDD2
VIN +
VIN =
第0版|第13页40