
AD7476A/AD7477A/AD7478A
电路信息
该AD7476A / AD7477A / AD7478A的速度快,微功耗,
12 / 10 / 8位,单电源A / D转换器,分别。该
部分可以从2.35 V操作,以5.25 V电源。当
无论是从5 V电源或3 V电源供电时, AD7476A /
AD7477A / AD7478A能够1 MSPS吞吐速率
当设置有一个20MHz的时钟。
该AD7476A / AD7477A / AD7478A向用户提供一个
芯片上,跟踪和保持的A / D转换器和一个串行接口
装在微型6引脚SC70和8引脚MSOP封装,
为用户提供了相当大的空间节省优势alterna-
略去的解决方案。串行时钟输入存取数据的一部分
而且还提供了时钟源逐次逼近
A / D转换器。模拟输入范围为0 V至V
DD
。该ADC
不需要外部参考或片内基准。
为AD7476A / AD7477A / AD7478A的基准推导
从电源,从而给出了最宽的动态输入
范围内。
该AD7476A / AD7477A / AD7478A还具有掉电
选项允许节电转换之间。上电
断特性是整个标准的串行接口来实现,
如在操作部分的模式描述。
转换器操作
当ADC启动转换,参见图5 ,SW2将打开并
SW1将移动至位置B,使得比较器变得
不平衡。控制逻辑和电荷再分配
DAC用于从加减法的固定电荷数量
采样电容,以使比较器恢复到
平衡状态。当比较器重新平衡后,
转换完成。控制逻辑产生ADC
输出代码。图6示出了ADC的传递函数。
收费
再分配
DAC
采样
电容
SW2
比较
V
DD
/2
控制
逻辑
V
IN
A
SW1
B
转变
相
AGND
图5. ADC转换阶段
ADC传递函数
在AD7476A / AD7477A / AD7478A的输出编码是
标准二进制。
所设计的代码转换发生在连续的整数
LSB的值,即, 1个LSB , 2 LSB的顺序,等等。 LSB大小为
V
DD
/ 4096为AD7476A ,V
DD
/ 1024为AD7477A和
V
DD
/ 256为AD7478A 。对于理想的传输特性
该AD7476A / AD7477A / AD7478A示于图6 。
该AD7476A / AD7477A / AD7478A是一个逐次逼近型,
模拟 - 数字基于一个电荷再分配转换器
DAC 。图4和ADC的5示出简化的原理图。
图4显示了在收购阶段的ADC。 SW2是
闭合,SW1是在位置A ,则比较器中所保持的
平衡状态,并在采样电容器取得
在V信号
IN
.
收费
再分配
DAC
采样
电容
控制
逻辑
SW2
比较
V
DD
/2
111...111
111...110
ADC CODE
111...000
011...111
V
IN
A
SW1
B
1LSB = V
DD
/ 4096 ( AD7476A )
1LSB = V
DD
/ 1024 ( AD7477A )
1LSB = V
DD
/ 256 ( AD7478A )
获得
相
000...010
000...001
000...000
0V 1LSB
模拟量输入
+V
DD
- 1LSB
AGND
图4. ADC采集阶段
图6. AD7476A / AD7477A / AD7478A
传输特性
–14–
版本C