
CDCE706
www.ti.com
SCAS815A - 2005年10月 - 修订2005年10月
推荐工作条件(续)
在工作自由空气的温度范围内(除非另有说明)
民
V
CCOUT1
V
CCOUT2
V
IL
V
IH
V
Ithresh
V
I
|V
ID
|
V
IC
I
OH
I
OL
C
L
T
A
输出Y0,Y1的电源电压
输出Y2,Y3, Y4,Y5电源电压
低电平输入电压LVCMOS
高电平输入电压LVCMOS
输入电压阈值LVCMOS
输入电压范围LVCMOS
差分输入电压
共模差分输入电压
高电平输出电流
低电平输出电流
输出负载LVCMOS
工作自由空气的温度
–40
0
0.4
0.2
V
cc
- 1
–6
6
25
85
0.7 V
CC
0.5 V
CC
3.6
2.3
2.3
喃
最大
3.6
3.6
0.3 V
CC
单位
V
V
V
V
V
V
V
V
mA
mA
pF
°C
推荐水晶规格
f
XTAL
ESR
C
IN
(1)
(2)
晶振输入频率范围(基本模式)
等效串联电阻
(1) (2)
输入电容CLK_IN0和CLK_IN1
8
15
4
27
54
60
兆赫
pF
晶体频率高于50MHz的有效串联电阻应不超过50
以确保稳定的起动条件。
最大承受功率(驱动电平)见
网络连接gure 10 。
EEPROM规格
民
EEcyc
EEret
EEPROM的编程周期
数据保留
100
典型值
待定
待定
最大
单位
周期
岁月
时序要求
在电源电压,负载和工作,无空气温度的推荐范围
民
CLK_IN要求
f
CLK_IN
t
r
/ t
f
税
REF
f
SCLK
t
H( START)
t
W( SCLL )
t
W( SCLH )
t
SU ( START)
t
H( SDATA )
t
SU ( SDATA )
t
r
t
f
t
SU( STOP)
LVCMOS CLK_IN时钟输入频率
上升和下降时间CLK_IN信号( 20 %80 % )
在V占空比CLK_IN
CC
/ 2
SCLK频率
开始保持时间
SCLK低脉冲持续时间
SCLK高脉冲持续时间
启动安装程序时
SDATA保持时间
SDATA建立时间
SCLK / SDATA输入上升时间
SCLK / SDATA输入下降时间
停止建立时间
4
4
4.7
4
0.6
0.3
0.25
1000
300
50
40%
PLL模式
PLL旁路模式
1
0
200
200
4
60%
100
千赫
s
s
s
s
s
s
ns
ns
s
兆赫
ns
喃最大
单位
SMBus的时序要求(见
图6)
5
产品预览
民
喃
最大
单位