位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第755页 > PSD4235F3V-90B81 > PSD4235F3V-90B81 PDF资料 > PSD4235F3V-90B81 PDF资料1第50页

PSD4235G2
I / O端口
共有7个可编程I / O端口:端口A ,
B,C , D,E , F和G的每个端口引脚都可被单独
用户可配置的,从而允许多个函数
每个端口。的端口使用PSDsoft中配置
表达或由MCU写入片内寄存器
在CSIOP空间。
在本节中讨论的主题包括:
s
通用端口架构
s
s
s
s
可用于其它目的。例外情况是不可─
ED 。
如图27所示,端口包含一个输出
多路转换器的选择信号是由驱动
在控制寄存器的配置位(端口E,
F和G只)和PSDsoft中快速配置。
输入到多路转换包括以下:
s
从数据输出寄存器输出的数据
s
s
s
端口工作模式
端口配置寄存器( PCR )
端口数据寄存器
各个端口的功能。
地址锁存输出
宏单元CPLD输出
外部片选的CPLD 。
通用端口架构。
一般的架构设计师用手工
在I / O端口块的tecture如图27 。
单个端口体系结构示于图
29至图31,一般情况下,一次为目的的
端口引脚被定义,该引脚不再
端口数据缓冲器( PDB )是一个三态缓冲器
只允许一次一个源被读取。该
端口数据缓冲器( PDB )连接到内部
数据总线的反馈,并且可以由被读
MCU。数据输出和输出宏单元,方向
置寄存器和控制寄存器以及端口引脚IN-
放都连接到端口的数据缓冲区
( PDB ) 。
图27.通用I / O端口结构
数据输出
注册。
D
WR
地址
ALE
D
G
Q
Q
数据输出
地址
产量
MUX
端口引脚
宏单元输出
EXT CS
内部数据总线
读MUX
P
D
B
DATA IN
产量
SELECT
控制寄存器。
D
WR
DIR REG 。
D
WR
ENABLE乘积项( .OE )
输入
MACROCELL
CPLD -INPUT
AI02885
Q
启用离开
Q
50/89