位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第1154页 > PSD4235F1V-C-12B81 > PSD4235F1V-C-12B81 PDF资料 > PSD4235F1V-C-12B81 PDF资料1第63页

PSD4235G2
图34.复位( RESET )时序
V
CC
V
CC
(分钟)
tNLNH
tNLNH -A
热复位
tNLNH -PO
上电复位
TOPR
TOPR
RESET
AI02866b
编程在线使用JTAG串行
接口
PSD上的JTAG串行接口可恩
体健端口E (见表52 ) 。所有内存块
(主闪存和辅助闪存
内存) , PLD逻辑和PSD配置位
可以通过JTAG - ISC串行编程
界面。一个空白的装置可被安装在一
印刷电路板,并使用JTAG编程
在系统编程( ISP) 。
标准的JTAG信号( IEEE 1149.1 )的
TMS , TCK , TDI和TDO。两个额外的信号,
TSTAT和TERR ,是可选的JTAG扩展
用于加快编程和擦除周期。
默认情况下,在空白PSD (从发货
工厂,或擦除之后) , 4针端口E是
启用了基本JTAG信号TMS,TCK
TDI和TDO
.
请参阅应用笔记
AN1153
有关更多细节
JTAG在系统编程( ISP) 。
标准的JTAG信号。
标准的JTAG
信号( TMS , TCK , TDI和TDO )可恩
通过任何3是在不同条件体健
逻辑或运算。当启用时, TDI , TDO , TCK ,
和TMS的输入,等待串行命令
从外部JTAG控制器设备(如
的FlashLINK或自动测试设备) 。当
启用命令从克斯特接受
最终JTAG控制器设备, TDO成为输出
把和JTAG通道是全功能的内
该PSD 。相同的命令,使
JTAG通道可以选择启用两个额外
tional JTAG管脚, TSTAT和TERR 。
下面的符号逻辑公式指定
条件,使四个基本JTAG管脚
( TMS,TCK TDI和TDO )在它们各自的
E端口管脚。为了讨论的目的,该逻辑
标签JTAG_ON被使用。当JTAG_ON是真实的,
已启用的四个引脚的JTAG 。当
JTAG_ON是假的,这四个引脚,可用于
一般的PSD I / O 。
JTAG_ON = PSDsoft中Express_enabled +
/ *里面的NVM配置位
PSD是由设计者在设
PSDsoft中快速配置工具。
这个致力于引脚用于JTAG在所有
次(符合IEEE 1149.1 * /
Microcontroller_enabled +
/ *该微控制器可以在设置位
运行时
by
写作
to
该
PSD
注册, JTAG启用。该寄存器
位于地址CSIOP +偏移量
C7H 。设置在JTAG_ENABLE位
该寄存器将使引脚
JTAG使用。该位被一个PSD的清零
复位或微控制器。看
表21为位定义。 * /
PSD_product_term_enabled ;
/ *一个专门的乘积项( PT )内
将PSD可以用来使能JTAG
销。这PT具有保留名称
JTAGSEL 。一旦定义为一个节点
PSDabel ,设计人员可以编写一个
方程JTAGSEL 。此方法是
使用时,端口E JTAG管脚
复用多个I / O信号。它
建议配合的逻辑
JTAGSEL节点上的在仁\\信号
的FlashLINK电缆时,复用JTAG
信号。请参考应用笔记1153为
详细信息。 * /
PSD的复位状态( RESET )信号呢
不中断(或阻止) JTAG操作,如果
JTAG管脚由NVM配置专用
位(通过PSDsoft中快递) 。但是,重置(重
SET)会阻止或中断JTAG操作,如果
在JTAG使能寄存器(如表21所示)
用于使能JTAG引脚。
该PSD支持JTAG在系统可编
相容性(ISP)的命令,但不边界扫描。
ST的PSDsoft中Express软件工具
的FlashLINK JTAG编程电缆实现
在JTAG在系统可编程( ISP )的COM
mands 。
表52. JTAG端口信号
端口E引脚
PE0
PE1
PE2
PE3
JTAG信号
TMS
TCK
TDI
TDO
描述
模式选择
时钟
在串行数据
串行数据输出
63/89