位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第394页 > PSD4235G2V-12B81 > PSD4235G2V-12B81 PDF资料 > PSD4235G2V-12B81 PDF资料1第35页

PSD4235G2
输出宏单元( OMC ) 。
输出的八
宏单元( OMC )连接到端口A引脚
并命名为McellA0 - McellA7 。另
8宏单元都连接到端口B的引脚
并命名为McellB0 - McellB7 。
输出宏单元( OMC )架构
在图15中示出。如图所示,在图中,有
可从与原生产品条款
可用的数组,并借用乘积项(如果
未使用的),其他输出宏单元( OMC ) 。该
乘积项的极性由控制
异或门。输出宏单元( OMC )可以IM-
二进制补码或者时序逻辑,利用该触发器
元件,或组合逻辑。多路复用器
的顺序或组合之间进行选择
逻辑输出。多路复用器的输出可以驱动
端口引脚并具有反馈路径和阵列
输入。
触发器在输出宏单元( OMC)的块
可以被配置为D,T, JK,或在SR类型
PSDsoft中快速程序。触发器的时钟
预置,和清除输入可以由驱动
与门阵列的乘积项。可选地,所述
外部CLKIN (PD1 )的信号可以被用于
时钟输入到触发器。触发器的时钟
在CLKIN ( PD1 )的上升沿。预设模式,
明确高电平有效输入。每一个明确的输入可
使用最多两个乘积项。
表33.输出宏单元端口和数据位分配
产量
MACROCELL
McellA0
McellA1
McellA2
McellA3
McellA4
McellA5
McellA6
McellA7
McellB0
McellB1
McellB2
McellB3
McellB4
McellB5
McellB6
McellB7
PORT
转让
端口A0
端口A1
口A2
端口A3
端口A4
端口A5
端口A6
端口A7
端口B0
口B1
端口B2
端口B3
端口B4
端口B5
端口B6
端口B7
本地产品
条款
3
3
3
3
3
3
3
3
4
4
4
4
4
4
4
4
最大
借
产品条款
6
6
6
6
6
6
6
6
5
5
5
5
6
6
6
6
数据位
加载或
阅读
D0
D1
D2
D3
D4
D5
D6
D7
D8
D9
D10
D11
D12
D13
D14
D15
摩托罗拉16位
MCU用于装载或
阅读
D8
D9
D10
D11
D12
D13
D14
D15
D0
D1
D2
D3
D4
D5
D6
D7
35/89