
TMS320C6711 , TMS320C6711B , TMS320C6711C , TMS320C6711D
浮点数字信号处理器
SPRS088L
1999年2月
经修订的2004年5月
CPU CSR寄存器说明
在CPU的控制状态寄存器( CSR),包含CPU的ID和CPU版本ID ( 16-31位),以及所述
该设备掉电模式下的状态[ PWRD场( 15-10位) ,程序和数据高速缓存控制模式下,
尾数位( EN , 8位)和全局中断允许位(GIE位0 )和以前的GIE ( PGIE ,第1位) 。图6和
表19标识的CPU CSR寄存器的位域。
有关在企业社会责任的CPU寄存器中的位域的详细信息,请参阅
TMS320C6000 DSP外设
概述参考指南
(文献编号SPRU190 )和
TMS320C6000 CPU和指令集
参考指南
(文献编号SPRU189 ) 。
31
24 23
16
修订ID
R- 0X02 [ C6711 / 11B ]
R- ×03 [ C6711C / 11D ]
CPU ID
R-0x02
15
PWRD
R/W-0
10
9
SAT
R/C-0
8
EN
R-1
7
6
PCC
R/W-0
5 4
DCC
R/W-0
2
1
PGIE
R/W-0
0
GIE
R/W-0
图例:
R =可读的MVC指令, R / W =可读/可写的MVC指令; W =读/写;复位后, -x =后未定义的值-n =值
复位,C由MVC指令=可清零
图6. CPU控制状态寄存器( CSR CPU )
邮政信箱1443
休斯敦,得克萨斯州77251-1443
39