
TMS320C6711 , TMS320C6711B , TMS320C6711C , TMS320C6711D
浮点数字信号处理器
SPRS088L
1999年2月
经修订的2004年5月
多通道缓冲串行端口时序(续)
开关特性在为SPI主机或推荐工作条件的McBSP
从: CLKSTP = 11B , CLKXP = 1
(参见图55 )【 C6711C / C6711D ]
11CGDPA-167
11C200
主
§
民
1
2
3
t
H( CKXH - FXL )
t
D( FXL - CKXL )
t
D( CKXH - DXV )
保持时间, FSX低自动对焦
之三CLKX高
延迟时间, FSX低
CLKX低
#
延迟时间, CLKX高
到DX有效
禁用时, DX高
阻抗以下
从CLKX最后一个数据位
高
延迟时间, FSX低
DX有效
H
2
T
2
3
最大
H+3
T+3
4
6P + 2
10P + 17
SLAVE
民
最大
11DGDPA-167
11D200
11D250
主
§
民
H
2
T
2
3
最大
H+3
T+3
4
6P + 2
10P + 17
SLAVE
民
最大
ns
ns
ns
号
参数
单位
6
t
DIS ( CKXH - DXHZ )
3.6
4
6P + 1.5
10P + 17
2
4
6P + 3
10P + 17
ns
7
t
D( FXL - DXV )
L
2
L+4
4P + 2
8P + 17
L
2
L + 6.5
4P + 2
8P + 17
ns
P = 1 / CPU时钟频率纳秒。例如,在250 MHz的运行部件时,使用P = 4纳秒。
对于所有SPI从机模式, CLKG通过设置CLKSM = CLKGDV = 1编程为CPU时钟的1/2。
§
S =采样率发生器输入时钟= 2P如果CLKSM = 1 ( P = 1 / CPU时钟频率)
=采样率发生器输入时钟= P_clks如果CLKSM = 0 ( P_clks = CLKS期)
T = CLKX周期= ( 1 + CLKGDV ) * S
H = CLKX高脉冲宽度=( CLKGDV / 2 + 1) * S如果CLKGDV是偶数
= ( CLKGDV + 1 ) / 2 * S如果CLKGDV是奇数或零
L = CLKX低脉冲宽度= ( CLKGDV / 2 ) * S如果CLKGDV是偶数
= ( CLKGDV + 1 ) / 2 * S如果CLKGDV是奇数或零
FSRP = FSXP = 1。作为SPI主, FSX反转为低电平有效从使能输出。作为一个奴隶,在上FSX低电平有效的信号输入
和FSR的内部使用之前反转。
CLKXM = FSXM = 1 , CLKRM = FSRM = 0,主多通道缓冲串口
CLKXM = CLKRM = FSXM = FSRM = 0为奴隶的McBSP
#
FSX应该低前时钟的上升沿,使从属设备,然后开始在主时钟的上升沿SPI传输
( CLKX ) 。
CLKX
1
FSX
6
DX
DR
位0
4
位0
Bit(n-1)
7
Bit(n-1)
3
(n-2)
5
(n-2)
(n-3)
(n-4)
(n-3)
(n-4)
2
图55. McBSP的时序SPI Master或Slave : CLKSTP = 11B , CLKXP = 1
邮政信箱1443
休斯敦,得克萨斯州77251-1443
121