位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第19页 > PSD835G3-C-12B81 > PSD835G3-C-12B81 PDF资料 > PSD835G3-C-12B81 PDF资料1第57页

PSD8XX家庭
PSD835G2
9.4.2.3地址输出模式
对于微控制器,带有复用的地址/数据总线,可以使用地址输出模式
开车到端口引脚锁存地址。这些端口可反过来,驱动外部
设备。任一输出使能或两个方向寄存器中的相应位
和控制寄存器必须设置为“1”的引脚使用地址输出模式。这必须是
由MCU在运行时进行。请参阅表18为地址输出引脚分配上
端口E,F和F各种微控制器。
注意:
不开车的地址线与地址输出模式为外部存储设备,如果
它的目的是为使MCU从外部设备进行引导。 MCU必须从第一次启动
PSD内存,以便指挥和控制寄存器的位可设置。
该
PSD835G2
实用
块
(续)
表18. I / O端口地址锁存输出分配
MCU
80C51XA
80C251
(页面模式)
所有其他
八位
复
8-Bit
非多路复用器
公共汽车
端口E ( 3 : 0 )
不适用
*
不适用
端口E ( 7 : 4 )
地址(7: 4)
不适用
端口F( 3 : 0 )
不适用
*
不适用
F口( 7 : 4 )
地址(7: 4)
不适用
端口G ( 3 : 0 )
地址( 11: 8)的
地址( 11: 8)的
端口G ( 7 : 4 )
不适用
地址( 15:12 )
地址(3 :0)
地址(7: 4)
地址(3 :0)
地址(7: 4)
地址(3 :0)
地址(7: 4)
不适用
不适用
不适用
不适用
地址(3 :0)
地址(7: 4)
9.4.2.4地址在模式
对于具有多于16个地址线的微控制器,所述高地址可以是
连接到端口A,B ,C , D或F和路由作为输入到可编程逻辑器件。地址
输入可以被锁定在输入MicroCell由地址选通( ALE / AS) 。任何
这是包含在DPLD方程主闪光,引导闪存,或SRAM的输入是
认为是一个地址输入。
9.4.2.5数据端口模式
F端口可以被用作一个数据总线端口,用于微控制器用非复
地址/数据总线。数据端口被连接到微控制器的数据总线上。该
通用I / O功能被禁止在F端口,如果端口被配置为数据端口。数据
端口模式会自动配置PSDsoft中,当非复用总线MCU是
选择。
9.4.2.6外设I / O模式
外围I / O模式可用于与外部的8位外设接口。在这种模式下,
所有的端口F用作用于所述微控制器上的三态,双向数据缓冲器。
外围I / O模式是通过设置位的VM寄存器7到'1'启用。图25
展示了如何端口A作为一个双向缓冲器为单片机的数据总线,如果
外围I / O模式被启用。对于PSEL0和/或PSEL1一个公式必须在指定
PSDsoft中。该缓冲器是三态时,PSEL 0或1是不活动的。
9.4.2.7 JTAG ISP
端口E为JTAG兼容,并且可用于在系统编程( ISP) 。您可以
因为ISP没有进行与端口E的其他功能复用JTAG操作
在正常的系统操作。有关JTAG端口的详细信息,请参阅
9.6小节。
56