位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第408页 > PSD835G3-B-15B81 > PSD835G3-B-15B81 PDF资料 > PSD835G3-B-15B81 PDF资料1第42页

PSD835G2
PSD8XX家庭
9.2.2.6输入MicroCells (法团校董会)
CPLD的有24个法团校董会,一个端口上的每个引脚A, B和C的法团校董会的架构
示于图14中的IMC是单独配置的,并且可以作为一个锁存器,
注册,或者通过之前的车驾到PLD输入总线输入端口的信号。该
所述的IMC的输出可以由微控制器通过内部数据总线读出。
在启用锁定和时钟寄存器由多路复用器,其输入驱动
来自CPLD与阵列或MCU的地址选通脉冲( ALE / AS)产品的术语。每
乘积项输出用于锁存或时钟4的IMC 。端口输入3-0可通过控制
一个产品期限和7-4被另一个。
配置为法团校董会是由PSDsoft中指定。该法团校董会的输出可以通过读取
通过IMC缓冲区的MCU。请参阅如何阅读法团校董会的I / O端口部分。
法团校董会可以使用的地址选通脉冲锁存地址位比A15高。任何锁
地址被路由到可编程逻辑器件作为输入。
法团校董会与握手通信应用中特别有用,其中两个
处理器通过数据来回通过一个公共邮箱。图15示出了一个典型的
配置中的主MCU写入端口数据输出寄存器。这,反过来,
可以从MCU通过“从站读”输出的激活可以读使能产品
任期。从机也可以写信给端口A法团校董会,然后法师可以阅读法团校董会
直接。请注意,“从站读”和“从- WR”信号乘积项是
从从MCU衍生输入RD , WR ,和Slave_CS 。
该
PSD835G2
实用
块
(续)
图14.输入微
CELL
内部数据总线
输入微
CELL _ RD
ENABLE ( .OE )
产量
微
细胞
和
微
小区B
方向
注册
PT
和阵列
PLD输入总线
I / O引脚
PT
PORT
司机
MUX
Q
D
MUX
PT
ALE / AS
FF
反馈
Q
D
G
LATCH
输入微
CELL
41