位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第1068页 > PSD835G2-A-12B81 > PSD835G2-A-12B81 PDF资料 > PSD835G2-A-12B81 PDF资料1第69页

PSD8XX家庭
PSD835G2
该
PSD835G2
实用
块
(续)
表28. APD计数器操作
APD
使能位
0
1
1
1
ALE
PD极性
X
X
1
0
ALE水平
X
脉动
1
0
不计
不计
APD计数器
计数(后15钟生成PDN )
计数(后15钟生成PDN )
9.5.2其他的省电选项
该PSD835G2提供了独立于其他降低节电选项
掉电模式。除了SRAM的待机和CSI输入功能,它们是
通过在PMMR0和PMMR2寄存器设置位功能。
9.5.2.1零功耗PLD
在可编程逻辑器件的功率和速度是由涡轮增压位( 3 )在PMMR0控制。
通过设置该位为“ 1 ”时, Turbo模式被禁止,可编程逻辑器件消耗的功率为零
当前,当输入不转换为70毫微秒的延伸时间。传播
延迟时间将增加后的涡轮位被置为“1”(关闭)时,输入
改变时小于15 MHz的复合频率。当涡轮位被置为“0”
(打开) ,在可编程逻辑器件在全功率和速度运行。睿频位影响PLD的特区
电源,交流电源,以及传播延迟。请参见AC / DC规格的PLD时序。
注意:
堵与PMMR2位MCU的控制信号可以进一步降低PLD交流电源
消费。
9.5.2.2 SRAM的待机模式(备用电池)
该PSD835G2支持保留了SRAM的内容的电池备份操作
在动力损失的情况下。 SRAM具有一个VSTBY销( PE6),可连接到
外部电池。当V
CC
比VSTBY低则PSD会自动
连接到VSTBY作为动力源到SRAM中。 SRAM的待机电流( ISTBY )是
通常为0.5 μA 。 SRAM的数据保持电压为2V最小。电池上
指示器( Vbaton )可以被路由到PE7 。这个信号表示在V时
CC
下降
下面VSTBY电压的SRAM使用电池电源运行。
9.5.2.3沪深输入
端口D的引脚PD2可以在PSDsoft中被配置为沪深输入。当低,信号
选择并启用内部闪存,引导块,SRAM和I / O进行读取或写入
业务涉及PSD835G2 。在CSI引脚高将禁用闪存,
引导块,和SRAM ,和减少在PSD的功耗。然而,在PLD和
I / O引脚保持正常运行时, CSI高。
注意:
有可能是一个定时时罚款
使用CSI引脚,具体取决于您所使用的PSD的速度等级。见
时序参数t
SLQV
在AC / DC的规格。
9.5.2.4输入时钟
该PSD4000提供关闭CLKIN输入到PLD保存的AC选项
功耗。于CLKIN是输入到PLD与门阵列和所述输出
MicroCells 。在掉电模式下,或者,如果CLKIN输入不作为的一部分
PLD的逻辑方程,时钟应禁用,以节省交流电源。该CLKIN会
通过设置位4或5中一个为“1 ”,从PLD与门阵列或MicroCells断开
PMMR0.
9.5.2.5 MCU控制信号
该PSD835G2提供可关闭的地址输入( A7-0 )和输入控制选项
信号( CNTL0-2 ,ALE,和DBE )到PLD节省AC电力消耗。这些
信号输入到PLD与门阵列。在掉电模式下,或者,如果任何人都
不被用作PLD逻辑等式的一部分,这些控制信号应被禁用
拯救AC电源。它们将被从所述PLD与门阵列断开,通过设置位0,2,
3,图4 ,图5和6中的PMMR2一个“1”。
68