位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第304页 > PSD835F2V-C-90B81 > PSD835F2V-C-90B81 PDF资料 > PSD835F2V-C-90B81 PDF资料1第29页

PSD8XX家庭
PSD835G2
该
PSD835G2
实用
块
(续)
9.1.2 SRAM
RS0- SRAM的片选输出时从DPLD-是高的SRAM被启用。
RS0最多可包含三个产品而言,允许灵活的存储器映射。
对SRAM可以使用外部电池进行备份。外接电池应该是
连接到VSTBY销(PE6 ) 。如果您已连接到一个外部电池
PSD835G2 ,该SRAM的内容将被保持在动力损失的情况下。该
SRAM的内容将被这样保留的时间作为电池的电压保持在2V或
更大的。如果电源电压下降到低于电池电压时,内部电源切换
在电池发生。
销PE7可以被配置为输出用于指示电源接通时从拉
外接电池。这Vbaton信号将是高配的电源电压降到电池盒盖下方
tery电压和PE6电池供电的内部SRAM 。
芯片选择信号( RS0 )的SRAM , VSTBY和Vbaton都使用配置
PSDsoft中。
9.1.3存储器选择信号
主Flash ( FSI ) ,第二Flash ( CSBOOTi )和SRAM ( RS0 )内存选择
信号是DPLD的所有输出。他们正在使用PSDsoft中所定义。以下规则
适用于方程式的内部片选信号:
1.主闪存和辅助闪存部门选择信号必须
不
be
比物理扇区尺寸。
2.任何主要的闪存部门必须
不
被映射为相同的存储器空间
另一个主要的闪存部门。
3.二次闪存部门必须
不
被映射为相同的存储器空间
另一个Flash引导扇区。
4, SRAM和I / O必须的空间
不
重叠。
5.二次闪存部门
五月
重叠主闪存部门。在箱子
重叠,将优先考虑到Flash的引导扇区。
6, SRAM和I / O空间
五月
重叠的任何其它存储器扇区。将优先考虑
在SRAM和I / O 。
例子
FS0时有效地址是在8000h到BFFFH的范围内, CSBOOT0是从有效
8000H到9FFFH和RS0的有效期是从8000h到87FFh 。任何地址中RS0范围
将始终可以访问SRAM 。任何地址CSBOOT0的范围比87FFh更大
(和小于9FFFH )会自动启动针对内存段0的任意地址
大于9FFFH将访问闪存段0您可以看到的那一半
闪速存储器段0和引导段0的四分之一不能在这个被访问
例子。另外请注意,该定义FS1到任意位置为8000h到的范围内的方程
BFFFH会
不
是有效的。
图6示出的优先级的所有存储器元件。在一个更高的任何组件
水平可以重叠并且具有优先于在一个较低的水平的任何部件。对组件
同级绝
不
重叠。一级具有最高的优先级和3级有
最低的。
28