位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第495页 > PSD835F1V-B-70B81 > PSD835F1V-B-70B81 PDF资料 > PSD835F1V-B-70B81 PDF资料1第4页

PSD835G2
PSD8XX家庭
2.0
主要特点
t
一个简单的界面,使用8位微控制器无论是复用或
非复用总线。总线接口逻辑使用所产生的控制信号
微控制器时自动地址进行解码,并进行读或写操作
进行。支持MCU系列的部分列表包括:
英特尔8031 , 80196 , 80188 , 80C251
摩托罗拉68HC11和68HC16
飞利浦8031和80C51XA
Zilog公司的Z80 , Z8和Z180
英飞凌C500系列
t
4兆位闪存。这是主要的闪存存储器。它被分成八个
可以与用户指定的地址进行访问相等大小的块。
t
内部二级256 Kbit的闪存引导存储器。它被分成四个大小相等的
可以与用户指定的地址,被访问的块。该辅助存储器
使执行代码和更新主Flash的能力
兼任。
t
64 Kbit的SRAM 。 SRAM中的内容可以由被保护免受电源故障
连接外部电池。
t
CPLD具有16个输出MicroCells (的OMC )和24输入MicroCells (法团校董会) 。该
CPLD的可被用于有效地实现各种逻辑功能的内部
和外部控制。实例包括状态机,可装入移位寄存器,并
可装载的计数器。该CPLD还可以产生8外部片选。
t
解码PLD ( DPLD ) ,对于选择的内存块的地址译码。
t
52单独配置的I / O端口引脚,可用于以下功能:
MCU的I / O
PLD的I / O的
锁定的MCU地址输出
特殊功能的I / O 。
I / O端口可以被配置为漏极开路输出。
t
待机电流低至50 μA的5 V设备。
t
内置JTAG兼容的串行端口允许全芯片在系统可编程( ISP) 。
有了它,你可以编写一个空白的设备或在工厂或现场重新编程的器件。
t
内部页面寄存器,可用于扩大微控制器的地址空间
通过256的一个因素。
t
内部可编程电源管理单元( PMU ),支持低功耗
所谓模式掉电模式。该PMU能够自动检测缺乏
微控制器的活动,把PSD8XX进入掉电模式。
t
擦/写周期:
闪存存储器 - 至少100,000次
PLD - 最低1000
3.0 PSD8XX
系列
表1. PSD8XX产品矩阵
产品编号
PSD8XX
系列
I / O
引脚
52
27
27
27
57
57
57
FL灰
串行ISP
PLD
输入
产量
PLD
JTAG / ISP
宏单元的输入输出宏单元
PORT
24
24
24
24
16
16
16
16
24
19
19
19
是的
是的
是的
是的
FL灰
主
内存
千位
8行业
4096
1024
2048
1024
BOOT
内存
千位
( 4扇区)
256
256
256
256
设备
PSD835G2
SRAM
千位
64
16
64
64
供应
电压
5V
5V
5V
5V
PSD8XX
PSD813F2
PSD834F2
PSD833F2
3