位置:首页 > IC型号导航 > 首字符O型号页 > 首字符O的型号第195页 > OR2C08A-2J84 > OR2C08A-2J84 PDF资料 > OR2C08A-2J84 PDF资料1第54页

ORCA
2系列的FPGA
数据表
1999年6月
特殊的功能块
(续)
s
边界扫描
日益增加的集成电路的复杂性( IC)的
和IC封装增加测试的DIF网络culty
印刷电路板(PCB) 。为了解决这个测试
问题,该
IEEE
标准1149.1 - 1990( IEEE斯坦
准测试访问端口和边界扫描Architec-
下)为在实施
ORCA
系列FPGA 。它
让用户EF网络ciently测试互连
在PCB上的集成电路以及测试之间
集成电路本身。该
IEEE
1149.1标准
是一个精心德网络斯内德协议,以确保互操作性
间的边界扫描( BSCAN )配备设备
从不同的供应商。
该
IEEE
1149.1标准去连接定义了一个测试访问端口
(TAP) ,它由一个4针接口具有可选
复位引脚集成税务局局长的边界扫描测试
cuits在一个系统中。该
ORCA
系列FPGA提供
4接口引脚:在( TDI )的测试数据,测试模式选择
(TMS)测试时钟(TCK )和测试数据输出( TDO) 。该
PRGM
引脚用于侦察网络gure设备也复位
边界扫描逻辑。
用户测试主机串行加载测试命令和
测试数据到FPGA通过这些引脚以驱动输出
提出和研究的投入。在显示的CON组fi guration
图47中,其中的边界扫描是用来测试集成电路,
测试数据被串行地发送到网络连接的第一个TDI的
BSCAN器件(U1 ) ,通过TDO / TDI连接
BSCAN设备( U2和U3 )之间,进出TDO
最后BSCAN设备( U4 ) 。在这种配置中,
的TMS和TCK信号被路由到所有的边界扫描
并行芯片,使所有的边界扫描元件
操作在相同的状态。在其他CON连接gurations , mul-
tiple扫描路径来代替一个单一的环。当
多个扫描路径被使用时,每个环是indepen-
通过其自身的TMS和TCK信号dently控制。
图48提供了用于组件的系统接口
在印刷电路板的边界扫描测试中使用。三
显示的主要成分是测试主机, boundary-
扫描支持电路,与被测器件
(被测设备) 。这里显示的是被测器件
ORCA
系列
FPGA的专用边界扫描电路。该
测试主机通常是下列之一:自动测试
设备(ATE) ,工作站,个人计算机,或一个微处理器的
处理器。
TMS TDI
TCK
TDO
U2
净
纯B
C网
TMS TDI
TCK
TDO
U1
TDI
TMS
TCK
TDO
TMS TDI
TCK
TDO
TMS TDI
TCK
TDO
U3
U4
见放大图BELOW
TDO TCK TMS TDI
PT [ IJ ]
TAPC
绕行
注册
指令
注册
扫描
OUT
p_ts
P_OUT
P_IN
P_OUT
p_ts
P_IN
扫描
OUT
BSC
DCC BDC
扫描
IN
P_IN
P_OUT
p_ts
扫描
IN
BSC
BDC DCC
P_IN
p_ts
P_OUT
扫描
IN
PR [ IJ ]
扫描
OUT
BSC
DCC
PL [ IJ ]
BDC
扫描
IN
PLC
ARRAY
BSC
BDC
DCC
扫描
OUT
PB [ IJ ]
放大视图
Fig.34.a(F).1C
KEY:
BSC =边界扫描单元, BDC =双向数据单元,
和DCC =数据控制单元。
图47.印刷电路板与Boundary-
扫描电路
在图48中所示的边界扫描电路的支持
是497AA边界扫描大师( BSM ) 。在BSM
离负荷的测试主机的任务,以提高测试
吞吐量。到测试主机和接口之间
的DUT ,则BSM具有通用的微处理器接口
提供并行 - 串行/串行 - 并行转换
锡永,以及三个8K数据缓冲区。
54
朗讯科技公司