添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第949页 > CD74HC4046AMT > CD74HC4046AMT PDF资料 > CD74HC4046AMT PDF资料2第4页
CD54HC4046A , CD74HC4046A , CD54HCT4046A , CD74HCT4046A
频率捕捉范围( 2F
C
)是德网络定义为
频率范围的输入信号在其上的PLL会如果锁定
它最初是失锁。频率锁定范围( 2F
L
)是
德音响定义为输入信号的频率范围在其上
环路保持锁定状态,如果它最初是在锁。捕获
范围小于或等于锁定范围。
与PC1 ,在捕获范围依赖于低通滤波器
特性,并且可以由大到锁定范围。
这种配置甚至保留了锁的行为非常嘈杂
输入信号。典型的这种类型的相位比较器的是
它可以锁定到输入频率接近的谐波
VCO的中心频率。
V
CC
1/2 V
CC
V
DEMOUT ( AV )
V
DEMOUT
= (V
CC
/ 4π ) ( φSIG
IN
-
-comp
IN
),其中
V
DEMOUT
是在销10的解调器输出;
V
DEMOUT
= V
PC2OUT
(通过低通滤波器) 。
从PC2的平均输出电压,经由馈送到VCO
低通滤波器,看到在解调器输出引脚10
(V
DEMOUT
),是的相位差得到的
SIG
IN
和COMP
IN
如示于图4的典型波形
为PC2环路锁定在f
o
示于图5中。
V
CC
V
DEMOUT ( AV )
1/2 V
CC
0
-360
o
0
o
φ
DEMOUT
360
o
0
0
o
90
o
φ
DEMOUT
180
o
图2.相位比较器1 :平均输出
电压与输入相区别:
V
DEMOUT
= V
PC1OUT
= (V
CC
/ π ) ( φSIG
IN
-
-comp
IN
);
φ
DEMOUT
= ( φSIG
IN
-
-comp
IN
)
图4.相位比较器2 :平均输出
电压与输入相区别:
V
DEMOUT
= V
PC2OUT
= (V
CC
/ 4π ) ( φSIG
IN
-
-comp
IN
);
φ
DEMOUT
= ( φSIG
IN
-
-comp
IN
)
SIG
IN
COMP
IN
VCO
OUT
PC2
OUT
高阻抗OFF - 州
COMP
IN
VCO
OUT
VCO
IN
PCP
OUT
PC1
OUT
V
CC
VCO
IN
GND
V
CC
GND
SIG
IN
图5.典型波形使用PLL相位
比较器2 , LOOP锁定在f
o
图3.典型波形使用PLL相位
比较器1 , LOOP锁定在f
o
相位比较器2 ( PC2 )
这是一个正边沿触发的相位和频率
探测器。当PLL使用该比较器,环路
通过积极的信号转换和控制的职责
SIG的因素
IN
和COMP
IN
并不重要。 PC2
包括两个D- FL型IP- FL OPS ,控制门和一个三
状态输出级。电路功能作为一个上下
计数器(图1) ,其中SIG
IN
导致一个向上计数和
COMP
IN
向下计数。 PC2的传递函数
假设纹波(F
r
= f
i
)被抑制,是:
当SIG的频率
IN
和COMP
IN
是相等的,但
SIG的相
IN
导致了COMP的
IN
中,p型输出
司机在PC2
OUT
对于对应于一个时间被保持“ON”时
的相位差( φ
DEMOUT
) 。当SIG的相
IN
落后的COMP的
IN
中,n型驱动器保持“开启”。
当SIG的频率
IN
比的高
COMP
IN
中,p型的输出驱动器的大部分保持“ON”时
该输入信号的周期时间,并且为的剩余
周期都n型和p型驱动器是“关”(三态) 。如果
在SIG
IN
频率比COMP下
IN
频率,
然后它被保持“ON”时为大多数的n型驱动器
周期。接着,在电容器(C2)上的电压的
所述低通滤波器连接到PC2
OUT
变化,直到
信号与比较器输入相等相位和
4

深圳市碧威特网络技术有限公司