位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第174页 > TMS320F2810PBKQ > TMS320F2810PBKQ PDF资料 > TMS320F2810PBKQ PDF资料3第135页

电气规格
6.28 XHOLD和XHOLDA
如果HOLD模式位被置位,同时XHOLD和XHOLDA都很低(访问外部总线授予) ,该
XHOLDA信号被强制为高(在当前周期结束时)和外部接口被取出的
高阻抗模式。
上一个复位( XRS )时, HOLD模式位设置为0。如果XHOLD信号为低电平有效的系统复位时,总线
和所有的信号选通脉冲必须是在高阻抗模式,并且XHOLDA信号也被驱动为有效低电平。
当HOLD模式已启用, XHOLDA为低电平有效(外部总线授权有效), CPU仍然可以执行
从内部存储器中的代码。如果一个访问时到外部接口时,CPU被冻结直到XHOLD
信号被除去。
外部的DMA请求,授予时,置于高阻抗模式的以下信号:
XA [18 :0]
XD [15:0 ]
XWE , X射线衍射
XR / W
在这一组中未列出的所有其他信号保持在它们的缺省或期间这些功能的操作模式
信号事件。详细的时序图将公布本数据手册的未来版本。
XZCS0AND1
XZCS2
XZCS6AND7
134
SPRS174L
2001年4月 - 修订2004年12月