添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第627页 > TMS320C2810 > TMS320C2810 PDF资料 > TMS320C2810 PDF资料1第82页
TMS320F2810 , TMS320F2812
数字信号处理器
SPRS174B - 2001年4月 - 修订2001年9月
串行外设接口( SPI)模块
在F2810和F2812器件包括四引脚串行外设接口( SPI )模块。 SPI是一个
高速,同步串行I / O端口,允许编程的长度(一个的串行比特流16
位) ,在一个可编程的位传输速率被移入和移出器件。通常, SPI用于
DSP的控制器和外围设备或其它处理器之间的通信。典型
应用包括从诸如移位寄存器,显示驱动装置的外部I / O或外设扩展,
和ADC 。多设备通信由SPI的主/从操作的支持。
SPI模块的功能包括:
D
两个外部引脚
SPISOMI : SPI从机输出/主输入引脚
SPISIMO : SPI从输入/主输出引脚
SPISTE : SPI从机发送使能引脚
SPICLK : SPI串行时钟引脚
注:所有四个引脚可以用作GPIO ,如果不使用SPI模块。
产品预览
D
D
D
D
两种操作模式:主从
波特率: 125种不同的可编程速率/ 37.5 Mbps的150 - MHz的SYSCLKOUT
数据字长:一个16位数据
四个时钟方案(由时钟极性和时钟相位位控制)包括:
下降沿无相位延迟: SPICLK高电平有效。 SPI上的下降沿发送数据
SPICLK信号,并接收在SPICLK信号的上升沿数据。
下降沿相位延时: SPICLK高电平有效。 SPI发送的数据的一个半周期提前
落入SPICLK信号的边缘,并且接收在SPICLK信号的下降沿数据。
上升沿无相位延迟: SPICLK低电平无效。 SPI上的上升沿发送数据
SPICLK信号,并接收在SPICLK信号的下降沿数据。
上升沿与相位延迟: SPICLK低电平无效。 SPI发送的数据的一个半周期提前
落入SPICLK信号的边缘,并且接收在SPICLK信号的上升沿数据。
D
同时接收和发送操作(发送功能可以在软件中禁用)
D
发射器和接收器操作或者通过中断驱动或者轮询算法来完成。
D
九SPI模块控制寄存器:位于控制寄存器帧起始地址为7040h 。
注意:在此模块中的所有寄存器都是连接到外设帧2.当一个寄存器被访问16位寄存器,寄存器
数据是在低字节( 7 - 0 ) ,和高字节(15 - 8)被读为零。写入高位字节没有效果。
增强的功能:
D
16级发送/接收FIFO
D
推迟发射控制
82
邮政信箱1443
休斯敦,得克萨斯州77251-1443

深圳市碧威特网络技术有限公司