
TMS320F2810 , TMS320F2812
数字信号处理器
SPRS174B - 2001年4月 - 修订2001年9月
XINTCNF2寄存器(续)
表15. XINTCNF2寄存器位定义(续)
位
7,6
TYPE
R
名字
WLEVEL
RESET
0,0
描述
缓冲写入的当前数量的检测如下:
水平
00
01
10
11
行动
空
目前1值,在写入缓冲器
目前的2个值中的写缓冲
目前的3个值中的写缓冲
在写入缓冲器中的值可以是8,16或32位的数据。
注意:
有可能是从一个值时,进入写缓存器的几个周期的延迟
到缓冲级深度的更新。
8
读/写
MP / MC
模式
复位时,该位反映了XMP / MC输入信号采样XRS的状态。
用户可以通过写1或0到这个位置修改这个位的状态。这
会反映在XMP / MC的输出信号。这种模式也影响区7和
引导ROM的映射如下所示:
MP / MC = 1 ,微处理器状态
( XINTF ZONE 7启用,引导ROM禁用) 。
MP / MC = 0 ,微电脑状态
( XINTF ZONE 7残疾人,引导ROM启用) 。
注意:
复位后的XMP / MC输入信号状态将被忽略。
9
读/写
HOLD
0
该位为低电平时,将自动授予一个请求到外部设备的驱动
在XHOLD输入信号为低电平( XHOLDA输出信号为低时,要求
授予) 。该位设置为高电平时,不会自动授予一个请求到
外部设备驱动XHOLD输入信号低( XHOLDA输出信号停留
HIGH ) 。
如果该位被置位,而XHOLD和XHOLDA都很低(外部总线访问
授予),那么XHOLDA信号被强制为高(在当前周期结束时)
和exteranl接口被取出的高阻抗模式。
上一个复位XRS ,此位被设置为零。如果在复位XHOLD信号为低电平有效,
那么总线和所有的信号选通必须处于高阻抗状态,
XHOLDA信号也驱动低电平有效。
当HOLD模式已启用, XHOLDA为低电平有效(外部总线授权
活性),那么核心仍然可以从内部存储器执行代码。如果接入是
到外部接口,则未准备好信号被产生和芯制成
被阻塞,直到XHOLD信号消失。
10
R
持有
XHOLD输入
信号
XHOLDA输入
信号
该位反映了XHOLD输入信号的当前状态。它可以通过读取
用户以确定是否有外部设备请求访问外部总线。
该位反映了XHOLDA输出信号的当前状态。它可以通过读
用户,以确定该外部接口目前授予访问
外部设备。
产品预览
11
R
HOLDAS
32
邮政信箱1443
休斯敦,得克萨斯州77251-1443