位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第480页 > PIC16C77-04/TQ > PIC16C77-04/TQ PDF资料 > PIC16C77-04/TQ PDF资料1第43页

PIC16C7X
5.0
I / O端口
适用设备
72 73 73A 74 74A 76 77
一些引脚I / O端口复用
另一种功能上的外设功能
装置。一般来说,当某个外设使能,即
引脚可能不能用作通用I / O引脚。
图5-1:
数据
公共汽车
WR
PORT
框图
RA3 : RA0和RA5引脚
Q
V
DD
D
CK
Q
P
5.1
PORTA和TRISA寄存器
适用设备
72 73 73A 74 74A 76 77
数据锁存器
D
WR
TRIS
Q
N
I / O引脚
(1)
PORTA是一个6位锁存器。
在RA4 / T0CKI引脚是施密特触发器输入和
开漏输出。所有其它RA端口引脚都具有TTL输入
水平和全CMOS输出驱动器。所有管脚都具有数据
方向位( TRIS寄存器),它可以CON组fi gure
这些引脚为输入或输出。
将TRISA寄存器位为相应的输出
把驱动程序在高阻态。清零位
TRISA寄存器将输出锁存器的内容上
这个引脚( S) 。
读PORTA寄存器读取的状态
销而写将数据写入端口锁存器。所有
读 - 修改 - 写操作的写操作。
因此,写一个端口就意味着该端口引脚
阅读,这个值是莫迪网络版,然后再写入端口
数据锁存器。
RA4引脚复用Timer0模块的时钟
输入成为RA4 / T0CKI引脚。
其他PORTA引脚与模拟输入
和模拟V
REF
输入。各引脚的操作是
通过清除/设置控制位来选择
ADCON1寄存器( A / D控制寄存器) 。
注意:
在上电复位时,这些引脚被配置
科幻gured为模拟输入并读为“0” 。
CK
Q
TRIS锁存器
V
SS
类似物
输入
模式
RD TRIS
Q
D
TTL
输入
卜FF器
EN
读端口
到A / D转换器
注1 : I / O引脚有保护二极管V
DD
和
V
SS
.
图5-2:
数据
公共汽车
WR
PORT
框图RA4的/
T0CKI引脚
D
Q
Q
TRISA寄存器控制RA的方向
销,即使它们被用作模拟输入。
用户必须保证比特TRISA寄存器是
维护时使用模拟输入设置。
CK
N
数据锁存器
D
Q
Q
I / O引脚
(1)
V
SS
施密特
TRIGGER
输入
卜FF器
例5-1:
BCF
BCF
CLRF
初始化PORTA
;
;
;
;
;
;
;
;
;
;
;
;
;
PIC16C76 / 77只
初始化PORTA通过
清输出
数据锁存器
选择银行1
用价值
初始化数据
方向
设置RA<3 : 0>为输入
RA<5 : 4>为输出
TRISA<7 : 6>顷永远
读为“0” 。
WR
TRIS
CK
STATUS , RP0
STATUS , RP1
PORTA
TRIS锁存器
RD TRIS
Q
D
EN
EN
BSF
MOVLW
STATUS , RP0
0xCF
MOVWF
TRISA
读端口
TMR0的时钟输入
注1 : I / O引脚有保护二极管V
SS
只。
1997 Microchip的技术公司
DS30390E第43页