添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第1020页 > MC74HC165 > MC74HC165 PDF资料 > MC74HC165 PDF资料1第1页
摩托罗拉
半导体技术资料
8位串行或并行输入/
串行输出移位寄存器
高性能硅栅CMOS
在MC54 / 74HC165是引出线的LS165是相同的。该器件的输入
与标准CMOS输出兼容;与上拉电阻,它们是
与LSTTL输出兼容。
该装置是一个8位的移位寄存器,从所述互补输出
最后阶段。数据可以被加载到寄存器或者以并行或串行
形式。当串行移位/并行加载输入为低电平时,数据被加载
异步并行。当串行移位/并行加载输入为高电平,
数据被串行地装载在任一时钟或时钟禁止的上升沿
(见功能表) 。
在二输入NOR时钟可以通过组合两个独立的使用,也可以
时钟源或通过指定的时钟输入中的一个,作为一个时钟
抑制。
输出驱动能力: 10输入通道负载
输出直接连接到CMOS , NMOS和TTL
工作电压范围: 2 6 V
低输入电流: 1
A
CMOS器件的高抗噪声特性
符合由JEDEC标准规定的要求
第7A号
芯片的复杂性: 286场效应管或71.5等效门
逻辑图
A
B
并行
数据
输入
C
11
12
13
9
7
QH
QH
串行
数据
输出
MC54/74HC165
后缀
陶瓷封装
CASE 620-10
1
16
16
1
SUF科幻X
塑料包装
CASE 648-08
16
1
后缀
SOIC封装
CASE 751B -05
订购信息
MC54HCXXXJ
MC74HCXXXN
MC74HCXXXD
陶瓷的
塑料
SOIC
引脚分配
串行移位/
并行加载
时钟
E
F
G
PIN 16 = VCC
PIN 8 = GND
H
QH
GND
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
VCC
禁止时钟
D
C
B
A
SA
QH
D 14
E 3
F 4
G 5
串行
数据
输入
H 6
SA 10
1
串行移位/并行加载
钟2
15
禁止时钟
输入
时钟
抑制
时钟
X
X
L
L
L
L
X
H
L
H
X
L
功能表
内部阶段
SA
X
L
H
L
H
X
X
X
A-H
a
h
X
X
X
X
X
X
X
QA
a
L
H
L
H
QB
b
QAN
QAN
QAN
QAN
没有变化
没有变化
产量
QH
h
QGN
QGN
QGN
QGN
手术
异步并行加载
通过时钟串行移位
通过时钟禁止串行移位
抑制时钟
无时钟
串行移位/
并行加载
L
H
H
H
H
H
H
H
X =无关
QAN - QGN =数据从所述前级移
10/95
摩托罗拉公司1995年
1
REV 6
首页
上一页
1
共8页

深圳市碧威特网络技术有限公司