
PD78F0034B , 78F0034BY , 78F0034B ( A) , 78F0034BY ( A)
(六)I
2
C总线模式
参数
符号
标准模式
分钟。
SCL0时钟频率
总线空闲时间
(停止和启动条件之间)
保持时间
注1
SCL0时钟低电平宽度
SCL0时钟高电平宽度
启动/重新启动条件建立时间
数据保持时间
CBUS兼容的主
I
2
C总线
数据建立时间
SDA0和SCL0信号的上升时间
SDA0和SCL0信号的下降时间
停止条件的建立时间
尖峰脉冲宽度由输入滤波器控制
按每个总线电容负载
t
苏: DAT
t
R
t
F
t
苏: STO
t
SP
Cb
t
高清: STA
t
低
t
高
t
SU : STA
t
高清: DAT
4.0
4.7
4.0
4.7
5.0
0
注2
250
–
–
4.0
–
–
–
–
–
–
–
–
–
1,000
300
–
–
400
0.6
1.3
0.6
0.6
–
0
注2
100
注4
20 + 0.1Cb
注5
20 + 0.1Cb
注5
0.6
0
–
–
–
–
–
–
0.9
注3
–
300
300
–
50
400
f
CLK
t
BUF
0
4.7
马克斯。
100
–
高速模式
分钟。
0
1.3
马克斯。
400
–
千赫
单位
s
s
s
s
s
s
s
ns
ns
ns
s
ns
pF
注意事项1 。
在启动状态下,第一个时钟脉冲之后,这个保持时间产生的。
2.
填补了SCL0下降沿的未定义区域,有必要为设备内部提供
至少300毫微秒的保持时间为SDA0信号(其为V
IHmin 。
在SCL0信号) 。
3.
如果设备不延长SCL0信号为低电平保持时间(t
低
) ,只有最大的数据保持时间t
高清: DAT
需要得到满足。
4.
在高速模式下我
2
C总线可在一个标准的模式I
2
C总线系统。此时,该
下面所述的条件必须得到满足。
如果设备不延长SCL0信号低电平状态保持时间
t
苏: DAT
≥
250纳秒
如果设备扩展SCL0信号低电平状态保持时间
一定要发送下一个数据位到SDA0线SCL0线被释放之前(T
R最大。
+ t
苏: DAT
= 1000 + 250 = 1250 ns的通过标准模式I
2
C总线规范) 。
5.
CB :每一条总线总电容(单位: pF)的
60
数据表U16369EJ1V0DS