位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第852页 > TMS320LC2402 > TMS320LC2402 PDF资料 > TMS320LC2402 PDF资料1第12页

TMS320LF2407 , TMS320LF2406 , TMS320LF2402
TMS320LC2406 , TMS320LC2404 , TMS320LC2402
DSP控制器
SPRS094C - 1999年4月 - 修订1999年10月
引脚功能(续)
表2. “ LF240x和” LC240x引脚列表和封装选项
(续)
引脚名称
’LF2407
’2406
’LC2404
’2402
描述
数据空间频闪。 IS ,DS和PS总是高
除非低层断言获取相关
外部存储器空间或I / O 。它们被放置在
复位,功率下降,并且在高阻抗状态
当EMU1 / OFF为有效低电平。
I / O空间选通信号。 IS ,DS和PS总是高
除非低层断言获取相关
外部存储器空间或I / O 。它们被放置在
复位,功率下降,并且在高阻抗状态
当EMU1 / OFF为有效低电平。
程序空间频闪。 IS ,DS和PS总是
高除非低层断言用于访问
有关外部存储器空间或I / O 。他们是
复位期间,放置在高阻抗状态,
功率下降,并且当EMU1 / OFF为有效低电平。
读/写预选赛信号。 R / W表示传送
通信到外部设备中的方向。
它通常是在读模式(高电平) ,除非有一个低电平
置,用于执行一个写操作。它被放置
在高阻抗状态时EMU1 / OFF为
低电平有效,并在断电。
读/写预选赛或GPIO 。这是一个倒置的读/写
信号的零等待状态存储器接口非常有用。它
通常是低的,除非一个存储器写操作是
低,
进行。
请参阅表13 , C口段,复位
注:关于' LF2406和“ LF2402 。
(↑)
读使能选通。阅读选表示活动,
外部读周期。 RD是活跃在所有外部
程序,数据和I / O读取。 RD进入
高阻抗状态时EMU1 / OFF为有效低电平。
写使能选通。 WE的下降沿指示
该设备驱动该外部数据总线
( D15 - D0 ) 。我们是活跃在所有的外部程序,
数据和I / O写入。我们进去的高阻抗
状态时, EMU1 / OFF为低电平有效。
外部存储器访问频闪。 STRB总是高
除非置为低电平,表明外部总线周期。
STRB是活动的所有片的访问。它被放置在
在断电的高阻抗状态,并
当EMU1 / OFF为有效低电平。
READY被拉低,以增加等待状态的外部
访问。 READY表示的外部装置是
一辆公交车的交易准备完成。如果
设备未准备好,它拉的READY引脚为低电平。该
处理器等待一个周期,并再次检查准备。
注意该处理器执行就绪检测是否
所述至少一个软件等待状态被编程。对
满足外部READY时序,等待状态
发生器控制寄存器( WSGR )应
设定为至少一个等待状态。 ( ↑ )
地址,数据和存储器控制信号
DS
87
IS
82
PS
84
超前信息
读/写
92
W / R
W / R
/ IOPC0
IOPC0
19
19
14
14
RD
93
WE
89
STRB
96
准备
120
粗体,斜体引脚名
表示在复位后引脚功能。
GPIO - 通用输入/输出引脚。所有的GPIO拿出复位后输入。
图例:
↑
- 内部上拉
↓
- 内部下拉
12
邮政信箱1443
休斯敦,得克萨斯州77251-1443