添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第740页 > TMS320LC2404A > TMS320LC2404A PDF资料 > TMS320LC2404A PDF资料3第16页
SPRS145J - 2000年7月 - 修订2004年11月
TMS320LF2407A , TMS320LF2406A , TMS320LF2403A , TMS320LF2402A
TMS320LC2406A , TMS320LC2404A , TMS320LC2403A , TMS320LC2402A
DSP控制器
引脚功能(续)
表2. LF240xA和LC240xA引脚列表和封装选项
(续)
2403A,
LC2402A
(64-PAG)
2402A
(64-PG)
引脚名称
LF2407A
(144-PGE)
2406A
(100-PZ)
LC2404A
(100-PZ)
描述
仿真和测试(续)
TDI
139
96
96
30
JTAG测试数据输入( TDI)和内部上拉。 TDI
移入选择寄存器(指令或者
数据)在TCK的上升沿。 ( ↑ )
JTAG扫描输出,测试数据输出( TDO ) 。该
所选择的寄存器的内容(指令或
数据)被移出TDO上的下降沿
TCK 。 ( ↓ )
JTAG测试模式选择( TMS)与内部上拉电阻。
该系列控制输入移入TAP
控制器在TCK的上升沿。 ( ↑ )
JTAG测试模式选择2 ( TMS2 )内部
上拉。该系列控制输入移入
在TCK的上升沿TAP控制器。用于
测试和仿真而已。该引脚可留
未连接的用户应用程序。如果PLL旁路
模式是期望的, TMS2 ,TMS和TRST应
复位过程中保持低电平。 ( ↑ )
JTAG测试复位内部下拉。 TRST ,当
驱动为高,给人的扫描系统控制
该装置的操作。如果这个信号是不
连接或驱动为低电平时,器件工作在其
功能模式,和测试复位信号
忽略不计。 ( ↓ )
注意:不要在TRST使用上拉电阻;有
内部下拉设备。在一个低噪声
环境, TRST可以悬空。在一个
高噪声环境下,一个额外的下拉
电阻器可以是需要的。此电阻器的值
应根据调试器的驱动力
适用于设计豆荚。一个2.2 kΩ电阻
一般提供足够的保护。因为这是
应用程序特定的,则建议每
目标板被验证为正确操作
调试器和应用程序。
TDO
142
99
99
31
TMS
144
100
100
32
TMS2
36
25
25
48
TRST
1
1
1
33
地址,数据和存储器控制信号
数据空间频闪。 IS ,DS和PS总是高
除非低层断言获取相关
外部存储器空间或I / O 。它们被放置在
高阻抗state.
DS
87
粗体,斜体引脚名
表示在复位后引脚功能。
GPIO - 通用输入/输出引脚。所有的GPIO拿出复位后输入。
强烈建议VCCA从(从数字地和VSSA )的数字电源电压隔离,以保持规定的精度
并提高了ADC的噪声抑制能力。
只有当满足所有下列条件: EMU1 / OFF为低, TRST低, EMU0是高
#无电源引脚( VDD , VDDO , VSS ,或VSSO )应悬空。所有的电源引脚都必须进行适当的连接正确
设备的操作。
图例:
- 内部上拉
- 内部下拉
(典型的有源上拉/下拉值
±16 A.)
16
邮政信箱1443
休斯敦,得克萨斯州77251-1443

深圳市碧威特网络技术有限公司