位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第1380页 > SN74AC533NSR > SN74AC533NSR PDF资料 > SN74AC533NSR PDF资料1第1页

SN54AC533 , SN74AC533
八路透明D类锁存器
具有三态输出
SCAS555C - 1995年11月 - 修订2003年10月
D
D
D
D
D
2 V至6 V V
CC
手术
输入接受电压为6 V
最大牛逼
pd
10.5纳秒在5 V
三态反相输出驱动公交线路
直
为加载全并行访问
SN54AC533 。 。 。 J或W包装
SN74AC533 。 。 。 DB , DW ,N , NS ,或PW包装
( TOP VIEW )
描述/订购信息
在“ AC533设备均为八进制透明D型
锁存器三态输出。当
锁存使能( LE)的输入为高时, Q输出
跟随的数据(D)输入端的补充。
当LE为低电平时, Q输出锁存
在相反的逻辑电平设置在D输入端。
缓冲的输出使能( OE )输入可用于
放置八个输出中任一个正常的逻辑
状态(高或低逻辑电平)或
高阻抗状态。在高阻抗
状态时,输出既不负荷也不驱动总线
线显著。高阻抗状态,
提高驱动器提供驱动总线的能力
行,而不需要对接口或拉
组件。
OE不影响的内部运作
锁存器。旧的数据可以被保留或新的数据能
被输入,而输出是在
高阻抗状态。
OE
1Q
1D
2D
2Q
3Q
3D
4D
4Q
GND
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
CC
8Q
8D
7D
7Q
6Q
6D
5D
5Q
LE
SN54AC533 。 。 。 FK包装
( TOP VIEW )
1D
1Q
OE
V
CC
2D
2Q
3Q
3D
4D
4
5
6
7
8
3 2 1 20 19
18
17
16
15
14
9 10 11 12 13
8Q
8D
7D
7Q
6Q
6D
为了确保上电或断电高阻抗状态, OE应当连接到V
CC
通过上拉
电阻器;该电阻的最小值由驾驶员的电流吸收能力来确定。
订购信息
TA
PDIP - N
SOIC - DW
40 C 85°C
-40 ° C至85 C
SOP - NS
SSOP - DB
TSSOP - PW
CDIP - J
55 C 125°C
-55°C至125°C
CFP - 含
LCCC - FK
包装
管
管
磁带和卷轴
磁带和卷轴
磁带和卷轴
管
磁带和卷轴
管
管
管
订购
产品型号
SN74AC533N
SN74AC533DW
SN74AC533DWR
SN74AC533NSR
SN74AC533DBR
SN74AC533PW
SN74AC533PWR
SNJ54AC533J
SNJ54AC533W
SNJ54AC533FK
AC533
SNJ54AC533J
SNJ54AC533W
SNJ54AC533FK
AC533
AC533
AC533
TOP- SIDE
记号
SN74AC533N
包装图纸,标准包装数量,热数据,符号和PCB设计准则
可在www.ti.com/sc/package 。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
除非另有说明这个文件包含了生产
数据信息为出版日期。产品符合
每德州仪器标准保修条款的规范。
生产加工并不包括所有的测试
参数。
邮政信箱655303
版权
2003年,德州仪器
达拉斯,德克萨斯州75265
4Q
GND
LE
5Q
5D
1