位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第1698页 > SN65LVDT388DBT > SN65LVDT388DBT PDF资料 > SN65LVDT388DBT PDF资料3第2页

SN65LVDS386 , SN65LVDT386 , SN75LVDS386 , SN75LVDT386
SN65LVDS388 , SN65LVDT388 , SN75LVDS388 , SN75LVDT388
高速差动线路接收器
SLLS394A - 1999年9月 - 修订1999年12月
描述(续)
目的应用本设备和信令技术是用于点至点的基带数据传输
在约100受控阻抗媒体
.
传输介质可以是印刷电路板
痕迹,背板或电缆。大量的接收机集成到一起在同一衬底
平衡信号的低脉冲偏斜,使时钟和数据进行极其精确的时序校准
同步并行数据传输。当与它的同伴, 8或16通道驱动程序, SN65LVDS389使用
或SN65LVDS387 ,在单边每秒300万个数据传输时钟系统是可能的
功率非常小。 (注:最终的速率和距离的数据传输取决于衰减
媒体,噪声耦合到环境中,以及其它系统特性的特征。 )
可选项
产品型号
SN65LVDS386DGG
SN65LVDT386DGG
SN75LVDS386DGG
SN75LVDT386DGG
SN65LVDS388DBT
SN65LVDT388DBT
SN75LVDS388DBT
SN75LVDT388DBT
温度
范围
–40
_
C至85
_
C
–40
_
C至85
_
C
0
_
C至70
_
C
0
_
C至70
_
C
–40
_
C至85
_
C
–40
_
C至85
_
C
0
_
C至70
_
C
0
_
C至70
_
C
数
接收机
16
16
16
16
8
8
8
8
BUS -PIN ESD
15千伏
15千伏
4千伏
4千伏
15千伏
15千伏
4千伏
4千伏
逻辑图(正逻辑)
’LVDx386
“ LVDT386 ONLY
1A
1Y
1B
’LVDx388
“ LVDT388 ONLY
2A
2B
EN
3A
3B
4A
4B
2Y
1A
1Y
1B
EN
2A
2B
3Y
2Y
4Y
功能表
SNx5LVD386 / 388和SNx5LVDT386 / 388
差分输入
A-B
VID
≥
100毫伏
100mV的< VID
≤
100毫伏
VID
≤
100mV的
X
开放
使
EN
H
H
H
L
H
产量
Y
H
?
L
Z
H
H =水平高, L =水平低,X =无关,
Z =高阻抗(关) ? =不确定
2
邮政信箱655303
达拉斯,德克萨斯州75265