位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第625页 > AGB64LV01-QC > AGB64LV01-QC PDF资料 > AGB64LV01-QC PDF资料1第4页

详细说明
虽然只有一个单一的冯·诺依曼的CPU ,该CPU的功能任务的具体操作码,
寄存器和内存段的三个非常不同类型的任务:图形渲染, I /
O处理和通用计算。这种架构使GUI内核
固件实现了高效的任务调度。此外,图形和I / O任务
用最少的CPU周期和代码空间的实现。
的行缓冲区是一个并行加载移位寄存器具有256字节的最大容量。这是
负责周期性脉冲串读取像素数据的块,用于从每个栅格线
帧缓冲器。为了最大限度地减少脉冲串期间,行缓冲区被实现为一个双
停泊的同步SRAM块能够读取单个字节在一个CPU时钟
周期。
为了最大限度地减少外部引脚和元件数量,只有一个单一的外部存储器总线imple-
mented 。因为CPU和行缓冲区需要访问外部存储器,一个
存储器接口单元被用来解决仲裁,以及指令流数据和管理者的
礼服信号。
该CPU还设有独立的I / O总线连接下面的片上外设的
CPU的I / O任务:一台液晶光栅控制器,三个定时器,一个UART和SPI主机与8
从选择。
液晶光栅控制器是一种独特的外设。它负责将线路
缓冲区数据信号符合标准的LCD接口。这些措施包括横向和
垂直SYNCHS以及像素数据的串行移位数据流和一个移位时钟。