位置:首页 > IC型号导航 > 首字符O型号页 > 首字符O的型号第30页 > OR2T40B-8BA208 > OR2T40B-8BA208 PDF资料 > OR2T40B-8BA208 PDF资料1第134页

ORCA
2系列的FPGA
数据表
1999年6月
时序特性
(续)
表33A 。 OR2CxxA和OR2TxxA顺序PFU时序特性
OR2CxxA商业: V
DD
= 5.0 V± 5 % , 0 ℃,
≤
T
A
≤
70 ℃; OR2CxxA工业: V
DD
= 5.0 V± 10 % , -40°C
≤
T
A
≤
+85 °C.
OR2TxxA商业: V
DD
= 3.0 V至3.6 V , 0 ℃,
≤
T
A
≤
70 ℃; OR2TxxA工业: V
DD
= 3.0 V至3.6 V , -40°C
≤
T
A
≤
+85 °C.
速度
参数
符号
-2
-3
-4
-5
-6
-7
单位
最小值最大值最小值最大值最小值最大值最小值最大值最小值最大值最小值最大值
输入要求
时钟低电平时间
时钟高电平时间
全球S / R脉冲宽度( GSRN )
当地的S / R脉冲宽度
组合设置时间(T
J
= 85 °C,
V
DD
=分钟) :
四输入变量时钟
(A [4:0 ],B [ 4:0]至CK)
五个输入变量时钟
(A [4:0 ],B [ 4:0]至CK)
PFUMUX时钟( A [ 4 : 0 ] , B [ 4 : 0 ]至CK)
PFUMUX时钟( C0到CK)
PFUNAND时钟( A [ 4 : 0 ] , B [ 4 : 0 ]至CK)
PFUNAND时钟( C0到CK)
PFUXOR时钟( A [ 4 : 0 ] , B [ 4 : 0 ]至CK)
PFUXOR时钟( C0到CK)
数据进行时钟( WD [3:0 ]至CK)
时钟使能时钟( CE到CK)
当地的置位/复位(同步) ( LSR为CK)
数据选择时钟( SEL以CK)
垫直接在
T
CL
T
CH
T
RW
T
PW
3.2
3.2
2.8
3.0
—
—
—
—
2.5
2.5
2.5
2.5
—
—
—
—
2.0
2.0
2.0
2.0
—
—
—
—
1.8
1.8
1.8
1.8
—
—
—
—
1.7
1.7
1.7
1.7
—
—
—
—
1.6
1.6
1.6
1.6
—
—
—
—
ns
ns
ns
ns
F4*_SET
F5*_SET
MUX_SET
C0MUX_SET
ND_SET
C0ND_SET
XOR_SET
C0XOR_SET
D * _set
CKEN_SET
LSR_SET
SELECT_SET
PDIN_SET
2.4
2.5
3.9
1.5
3.9
1.7
4.8
1.6
0.5
1.6
1.7
1.9
0.0
0.6
0.6
0.0
0.0
1.5
0.0
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
1.7
1.9
2.9
1.2
2.9
1.2
3.6
1.2
0.1
1.2
1.4
1.5
0.0
0.4
0.4
0.0
0.0
1.4
0.0
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
1.3
1.3
2.3
0.9
2.2
0.6
3.0
0.9
0.1
1.0
1.3
1.4
0.0
0.4
0.0
0.0
0.0
1.0
0.0
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
1.1
1.2
2.1
0.8
2.0
0.5
2.7
0.8
0.0
0.9
1.2
1.3
0.0
0.4
0.0
0.0
0.0
0.9
0.0
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
1.0
1.0
1.6
0.7
1.7
0.5
2.1
0.7
0.1
0.9
1.1
1.2
0.0
0.3
0.0
0.0
0.0
0.8
0.0
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
0.9
0.9
1.5
0.6
1.6
0.5
2.0
0.6
0.1
0.6
0.8
1.0
0.0
0.3
0.0
0.0
0.0
0.8
0.0
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
组合保持时间(T
J
= ALL ,V
DD
=全部) :
数据在(WD [3:0 ]从CK)
D * _HLD
时钟使能( CE从CK )
CKEN_HLD
当地的置位/复位(同步) ( LSR从CK )
LSR_HLD
数据选择(从CK SEL )
SELECT_HLD
直接垫在保持( DIA [ 3 : 0 ] , DIB [ 3 : 0 ]为CK)
1
PDIN_HLD
所有其他
—
输出特性
时序延迟(T
J
= 85°C ,V
DD
=分钟) :
当地的S / R (异步) ,以PFU输出( LSR为Q [ 3 : 0 ] )
全球S / R为PFU输出( GSRN到Q [ 3 : 0 ] )
时钟PFU输出( CK以Q [ 3 : 0 ] ) - 注册
时钟PFU输出( CK以Q [ 3 : 0 ] ) - 锁存
透明锁存器( WD [3:0 ]至Q [3: 0])的
LSR_DEL
GSR_DEL
REG_DEL
LTCH_DEL
LTCH_DDEL
—
—
—
—
—
4.5
2.9
2.4
2.5
3.5
—
—
—
—
—
3.4
2.3
2.0
2.0
2.7
—
—
—
—
—
3.1
2.0
1.9
1.9
2.5
—
—
—
—
—
2.5
1.6
1.5
1.5
2.0
—
—
—
—
—
2.0
1.3
1.3
1.3
2.0
—
—
—
—
—
1.6
1.2
1.0
1.0
1.8
ns
ns
ns
ns
ns
1,输入缓冲器包含一个可编程的延迟,以允许在保持时间与外部时钟引脚必须等于0 。
注:速度等级-5,-6和-7仅供OR2TxxA设备。
134
朗讯科技公司