
MC100LVEP14
VCC
20
EN
19
VCC
18
CLK1 CLK1
17
16
1
VBB CLK0 CLK0 CLK_SEL VEE
15
0
14
13
12
11
Q
1
Q0
2
Q0
3
Q1
4
Q1
5
Q2
6
Q2
7
Q3
8
Q3
9
Q4
10
Q4
图1. 20引脚TSSOP和逻辑图
( TOP VIEW )
警告:所有VCC和VEE引脚必须外接
在电力供应,以保证正常运行。
引脚说明
引脚
CLK0 , CLK0
CLK1 , CLK1
Q0:4, Q0:4
CLK_SEL
EN
VBB
VCC
VEE
功能
LVECL / LVPECL / HSTL CLK输入
LVECL / LVPECL / HSTL CLK输入
LVECL / LVPECL输出
LVECL / LVPECL时钟主动选择输入
同步启用
参考电压输出
正电源
负, 0供应
功能表
CLK0
L
H
X
X
X
CLK1
X
X
L
H
X
CLK_SEL
L
L
H
H
X
EN
L
L
L
L
H
Q
L
H
L
H
L*
*在CLK0或CLK1的下一个负跳变
http://onsemi.com
2