位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第238页 > PSD9342V15JIT > PSD9342V15JIT PDF资料 > PSD9342V15JIT PDF资料2第62页

PSD834F2V
在读取模式(初级和次级的Flash
存储器的内容可以被读出) 。 TSTAT是低
当闪存编程或擦除周期
进行中,并且当数据被写入到
二级闪存。
TSTAT和TERR可配置为开
在一个“ ISC_ENABLE ”的COM流失类型的信号
命令。这有利于一个布线 - 或的连接
从多个PSD设备和TSTAT信号
线或TERR信号,从这些连接
同样的设备。这是非常有用的,当数PSD
设备被“链接”在一起, JTAG环境
换货。
安全性和Flash存储器保护
当安全位被置位,该装置不能
读取器件编程器或通过
JTAG端口。当使用JTAG端口,只有一
芯片擦除命令是允许的。
表34. JTAG使能寄存器
0 =关闭JTAG端口被禁用。
位0
第1位
第2位
第3位
4位
第5位
第6位
第7位
JTAG_Enable
1 = JTAG端口已启用。
X
X
X
X
X
X
X
0
0
0
0
0
0
0
未使用的,并且应该被设置为零。
未使用的,并且应该被设置为零。
未使用的,并且应该被设置为零。
未使用的,并且应该被设置为零。
未使用的,并且应该被设置为零。
未使用的,并且应该被设置为零。
未使用的,并且应该被设置为零。
所有其他的编程,擦除和验证命令
被阻止。整片擦除返回部分给
非安全空白状态。安全位可
在PSDsoft中快速配置设置。
所有的小学和中学的闪存部门
可以单独扇区免受era-
祖雷斯贝尔。该部门保护位可以PSD-设置
柔软的快速配置。
初始出厂状态
当从ST交付的, PSD器件具有所有
位在存储器和可编程逻辑器件设置为1, PSD
配置寄存器位被设置为0的代码,
配置和PLD逻辑使用该加载
编程过程。对于编程信息
明该设备可直接从ST 。
请联系您当地的销售代表。
注:1,复位状态(复位)不中断(或阻止) JTAG操作,如果JTAG信号由NVM专用组态
日粮位(通过PSDsoft中快递) 。然而,复位(复位)阻止或中断JTAG操作,如果JTAG使能寄存器是用来
使JTAG信号。
62/89