
初步
PSD813F1-A
该
PSD813F1
实用
块
(续)
表32. APD计数器操作
APD
使能位
0
1
1
1
ALE
PD极性
X
X
1
0
ALE水平
X
脉动
1
0
不计
不计
APD计数器
计数(后15钟生成PDN )
计数(后15钟生成PDN )
9.5.2其他的省电选项
该PSD813F1提供了独立于其他降低节电选项
掉电模式。除了SRAM的待机和CSI输入功能,已启用
通过在PMMR0和PMMR2寄存器设定位。
9.5.2.1零功耗PLD
在可编程逻辑器件的功率和速度是由涡轮增压位( 3 )在PMMR0控制。通过
设置该位为“ 1 ”时, Turbo模式被禁止,可编程逻辑器件消耗的功率为零
当前,当输入不转换为70毫微秒的延伸时间。传播
延迟时间将增加10纳秒后的涡轮位被置为“1”(关闭)时的
输入在小于15 MHz的复合频率发生变化。当涡轮位被设置为一个
“0” (打开) ,在可编程逻辑器件在全功率和速度运行。睿频位影响PLD的特区
电源,交流电源,以及传播延迟。
注意:
堵与PMMR2位MCU的控制信号可以进一步降低PLD交流电源
消费。
9.5.2.2 SRAM的待机模式(备用电池)
在PSD813F1支持保留SRAM的内容的电池备份操作
在动力损失的情况下。 SRAM具有一个VSTBY销(PC2 ),其可以连接到一个
外接电池。当V
CC
比VSTBY低则PSD会自动
连接到VSTBY作为动力源到SRAM中。 SRAM的待机电流( ISTBY )是
通常为0.5 μA 。 SRAM的数据保持电压为2V最小。电池指示灯
( Vbaton )可以被路由到PC4 。这个信号表示在V时
CC
已经跌破了
VSTBY电压。
9.5.2.3沪深输入
端口D的引脚PD2可以在PSDsoft中被配置为沪深输入。当低,信号
选择并启用内部闪存, EEPROM ,SRAM和I / O的读写
业务涉及PSD813F1 。在CSI引脚高将禁用闪存,
EEPROM和SRAM和减少在PSD的功耗。然而,在PLD和I / O的
引脚保持正常运行时, CSI高。
注意:
使用时有可能是一个定时惩罚
沪深引脚,具体取决于您所使用的PSD的速度等级。见时机
参数T
SLQV
在AC / DC的规格。
9.5.2.4输入时钟
在PSD813F1提供关闭CLKIN输入到PLD保存AC电源选项
消费。于CLKIN是输入到PLD与门阵列和输出MicroCells 。
在掉电模式下,或者,如果CLKIN输入不被用作PLD逻辑的一部分
方程,时钟应禁用,以节省交流电源。在CLKIN将被断开
从PLD与门阵列或MicroCells通过在PMMR0设置位4或5为“1 ” 。
9.5.2.5输入控制信号
在PSD813F1提供关闭输入控制信号( CNTL0-2 , ALE的选项,
DBE )到PLD节省AC电力消耗。这些控制信号被输入到
PLD与门阵列。在掉电模式下,或者,如果其中任何未使用的部分
在PLD逻辑方程,这些控制信号应当被禁用,以节省交流电源。他们
将来自PLD的与门阵列通过设置位2 ,3,4 ,5和6为“1”,断开
PMMR2.
71